-
公开(公告)号:CN112530484B
公开(公告)日:2024-09-24
申请号:CN202010535290.5
申请日:2020-06-12
Applicant: 三星电子株式会社
Abstract: 公开了一种存储器模块及其操作方法。所述存储器模块包括:装置控制器,基于包括第一时钟信号、第一数据信号和第一数据选通信号的第一接口与主机装置通信,并且根据来自主机装置的操作模式控制值在第一操作模式或第二操作模式中的一种操作模式下操作;以及存储器装置,基于包括第二数据信号和第二数据选通信号的第二接口与装置控制器通信。装置控制器包括:逻辑电路,当在第一操作模式下对被主机装置识别的作为虚拟接口的第三接口执行训练时,根据来自主机装置的训练控制值将预定的训练结果值发送到主机装置。
-
公开(公告)号:CN114372011A
公开(公告)日:2022-04-19
申请号:CN202110796960.3
申请日:2021-07-14
Applicant: 三星电子株式会社
IPC: G06F13/16 , G06F12/0862 , G06F12/0866
Abstract: 提供了一种用于访问设备附加存储器的系统、设备和方法。经由总线连接到主机处理器的设备包括:加速器电路,所述加速器电路被配置为基于从所述主机处理器接收到的消息进行操作;和控制器,所述控制器被配置为控制对连接到所述设备的存储器的访问,其中,所述控制器还被配置为响应于从所述加速器电路接收到的读取请求向所述主机处理器提供请求一致性解析的第一消息,以及从所述存储器预取第一数据。
-
公开(公告)号:CN114546902A
公开(公告)日:2022-05-27
申请号:CN202110846161.2
申请日:2021-07-26
Applicant: 三星电子株式会社
Abstract: 提供一种基于多协议访问存储器的系统、设备和方法。所述设备被配置为通过总线进行通信,所述设备可以包括:第一接口电路,所述第一接口电路被配置为基于第一协议通过所述总线提供对第一存储器的第一访问;以及第二接口电路,所述第二接口电路被配置为基于第二协议通过所述总线提供非一致性输入/输出(I/O)接口。所述第二接口电路可以被配置为响应于基于所述第二协议通过所述总线接收的消息来访问所述第一存储器,通过所述总线提供对所述第一存储器的第二访问。
-
公开(公告)号:CN114443516A
公开(公告)日:2022-05-06
申请号:CN202110980948.8
申请日:2021-08-25
Applicant: 三星电子株式会社
Abstract: 公开了接口电路、包括接口电路的处理器以及处理包的方法。所述接口电路包括:包发送器,被配置为:基于从核电路输出的请求来生成多个传输包,并且输出所述多个传输包,所述多个传输包包括指示为将被合并的包的信息;以及包接收器,被配置为:通过合并从所述接口电路的外部接收的多个接收包之中的多个扩展包来生成合并包,所述多个扩展包包括指示为将被合并的包的信息。
-
公开(公告)号:CN112530484A
公开(公告)日:2021-03-19
申请号:CN202010535290.5
申请日:2020-06-12
Applicant: 三星电子株式会社
Abstract: 公开了一种存储器模块及其操作方法。所述存储器模块包括:装置控制器,基于包括第一时钟信号、第一数据信号和第一数据选通信号的第一接口与主机装置通信,并且根据来自主机装置的操作模式控制值在第一操作模式或第二操作模式中的一种操作模式下操作;以及存储器装置,基于包括第二数据信号和第二数据选通信号的第二接口与装置控制器通信。装置控制器包括:逻辑电路,当在第一操作模式下对被主机装置识别的作为虚拟接口的第三接口执行训练时,根据来自主机装置的训练控制值将预定的训练结果值发送到主机装置。
-
公开(公告)号:CN119884571A
公开(公告)日:2025-04-25
申请号:CN202411484632.X
申请日:2024-10-23
IPC: G06F17/16
Abstract: 提供了矩阵乘法器和包括矩阵乘法器的矩阵乘法器件的操作方法。一种矩阵乘法器包括:输入向量缩放器,基于第一输入向量、多个公共缩放系数以及第一乘法缩放系数至第R乘法缩放系数来生成第一量化缩放输入向量;第一数据类型转换器,基于第一量化缩放输入向量来生成第一定点量化缩放输入向量;元件阵列,包括第一处理元件和第二处理元件,第一处理元件基于第一定点量化缩放输入向量和第一多个量化符号位来生成第一定点输出元素,第二处理元件基于第一定点量化缩放输入向量和第二多个量化符号位来生成第二定点输出元素;以及第二数据类型转换器,通过转换第一定点输出元素和第二定点输出元素的数据类型来生成并输出第一输出元素和第二输出元素。
-
公开(公告)号:CN119884570A
公开(公告)日:2025-04-25
申请号:CN202411452798.3
申请日:2024-10-17
IPC: G06F17/16
Abstract: 一种矩阵乘法器包含:输入向量缩放器,被配置为基于第一输入向量和多个量化缩放系数产生第一缩放的输入向量;第一数据类型转换器,被配置为基于第一缩放的输入向量生成第一定点缩放的输入向量;处理元件阵列,包括被配置为基于第一定点缩放的输入向量和第一多个量化符号值生成第一定点输出元素的第一处理元件和被配置为基于第一定点缩放的输入向量和第二多个量化符号值生成第二定点输出元素的第二处理元件;以及第二数据类型转换器,被配置为通过转换第一和第二定点输出元素的数据类型来生成第一和第二输出元素,并输出包括第一和第二输出元素的第一输出向量。
-
公开(公告)号:CN119781732A
公开(公告)日:2025-04-08
申请号:CN202411352504.X
申请日:2024-09-26
Abstract: 至少一个实施例提供了一种计算设备,包括:控制器,其接收第一数据类型的第一输入数据和不同于第一数据类型的第二数据类型的第二输入数据,并且基于第一输入数据和第二输入数据的位数来输出表示第一数据类型的第一信号、表示第二数据类型的第二信号和时钟信号;以及计算电路,其基于第一信号、第二信号和时钟信号来执行第一输入数据和第二输入数据的乘法计算,并且产生输出数据。
-
公开(公告)号:CN119690378A
公开(公告)日:2025-03-25
申请号:CN202411285452.9
申请日:2024-09-13
IPC: G06F7/485
Abstract: 公开了一种对多个数据执行累加运算的加速器,每个数据是浮点类型。一种操作加速器的方法,包括:加载第一数据;找到第一指数,该第一指数是第一数据的指数中的最大值;通过基于第一指数对第一数据的第一尾数执行移位来生成对齐的第一尾数,并且通过对对齐的第一尾数进行累加运算来生成第一累加值;加载第二数据;找到第二指数,该第二指数是第二数据的指数中的最大值;以及通过对第一累加值进行移位来生成第一对齐累加值,通过对第二数据的第二尾数进行移位来生成对齐的第二尾数,并且通过对对齐的第二尾数和第一对齐累加值进行累加运算来生成第二累加值。
-
-
-
-
-
-
-
-
-