-
公开(公告)号:CN119806473A
公开(公告)日:2025-04-11
申请号:CN202311306957.4
申请日:2023-10-09
Applicant: 上海复旦微电子集团股份有限公司
IPC: G06F7/544
Abstract: 一种乘法运算装置,包括:符号计算器,适于基于第一值的符号位与第二值的符号位,确定目标乘积的符号位;第一值与第二值均为浮点数;补偿器,适于基于第一值的尾数位以及第二值的尾数位,确定指数标志位以及第一补偿值;指数计算器,适于基于第一值的指数位与第二值的指数位,确定第一指数位;基于第一指数位以及指数标志位,确定目标乘积的指数位;尾数计算器,适于基于第一值的尾数位与第二值的尾数位,确定第一尾数位;基于第一尾数位以及第一补偿值,确定目标乘积的尾数位,最终得到目标乘积。上述方案,能够将浮点数乘法转换为浮点数加法,并具有良好的近似精度,能够答复降低计算单元的面积和功耗。
-
公开(公告)号:CN119721139A
公开(公告)日:2025-03-28
申请号:CN202311261114.7
申请日:2023-09-26
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 一种数据处理装置、方法及神经网络。所述装置包括:累加单元,适于接收输入数据,对各输入数据进行指数函数变换,得到各输入数据对应的第一指数函数;对各第一指数函数的指数进行分解,得到各第一指数函数中指数的整数部分及小数部分;提取各第一指数函数中指数的整数部分的最大值;以及计算各第一指数函数中指数的小数部分的指数函数累加和;幂函数运算单元,适于计算各输入数据对应的第一指数函数中指数的小数部分的第一指数函数累加和的倒数,得到第一归一化系数;归一化单元,适于利用所述第一归一化系数,得到各输入数据对应的Softmax运算结果。采用上述方案,可以降低Softmax算子的访存需求,以提高Softmax算子的运行效率。
-
公开(公告)号:CN119696588A
公开(公告)日:2025-03-25
申请号:CN202311247381.9
申请日:2023-09-25
Applicant: 上海复旦微电子集团股份有限公司
IPC: H03M3/00
Abstract: 本发明公开了一种动态元件匹配装置及方法,该装置包括:运算模块和控制模块;所述运算模块包括两个采用相同的算法、并且互相独立工作的算法单元;所述运算模块,用于控制由多个转换单元组成的DAC进行工作;所述控制模块,用于随机控制所述运算模块的工作模式,所述工作模式包括:固定模式和交替模式;所述固定模式是指两个算法单元各自保持当前状态,述交替模式是指两个算法单元交替工作。利用本发明方案,可以减小只采用一个算法单元时,算法周期性导致的非线性。
-
公开(公告)号:CN113972625B
公开(公告)日:2025-03-18
申请号:CN202010713920.3
申请日:2020-07-22
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 本申请实施例提供一种电流保护装置和电流检测方法。电流保护装置包括磁环、磁调制电路和磁调制状态检测模块,其中,磁环适于使至少一个可通过待测电流的导体穿过,磁调制电路包括线圈和磁调制驱动模块并且适于在线圈上产生振荡波形,线圈绕制于磁环上,磁调制驱动模块连接线圈,磁调制状态检测模块连接磁调制电路,并且适于通过检测振荡波形而确定磁调制电路的工作状态,其中,当工作状态为异常时,磁调制状态检测模块向磁调制电路输出唤醒信号。磁调制驱动模块可以基于该唤醒信号而执行唤醒操作,从而使得磁环在由于瞬时或者非持续性大电流而停振后可能及时地恢复到正常的工作状态。
-
公开(公告)号:CN113972624B
公开(公告)日:2025-03-18
申请号:CN202010713919.0
申请日:2020-07-22
Applicant: 上海复旦微电子集团股份有限公司
IPC: H02H3/32 , G01R19/165 , G01R15/18
Abstract: 本申请实施例提供一种磁调制振荡电路及其驱动方法。磁调制振荡电路包括磁环;至少一个线圈,其绕制于磁环上;采样电路,其连接至少一个线圈并且输出采样信号;微分器,其连接采样电路并且输出微分信号;比较器,其连接微分器并且基于微分信号与预设阈值的比较而输出比较结果信号;脉冲屏蔽电路,其连接比较器并且输出驱动控制信号以及在比较结果信号发生改变后的预定时长内保持驱动控制信号不变;驱动电路,其连接脉冲屏蔽电路以接收驱动控制信号并且驱动至少一个线圈产生振荡信号。本申请实施例的技术方案可以精确地控制磁调制振荡电路的驱动电路,使得驱动信号极性变化点的时刻与磁环由非磁饱和状态进入磁饱和状态的临界点的时刻基本一致。
-
公开(公告)号:CN119621002A
公开(公告)日:2025-03-14
申请号:CN202311185820.8
申请日:2023-09-13
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 一种数据处理方法、装置、设备及介质。所述方法包括:获取待处理数据及目标函数,所述待处理数据为浮点数据格式,所述浮点数据格式包括符号位、指数部分及尾数部分;所述浮点数据格式中指数部分包括浮点数据的阶码,所述浮点数据格式中尾数部分包括浮点数据的尾码;将所述待处理数据的指数部分及尾数部分分离,并分别转换成浮点数据格式,得到指数浮点数据及尾数浮点数据;将所述尾数浮点数据作为目标函数的变量,使用分段多项式拟合法逼近所述目标函数,得到尾数部分拟合结果;对所述指数浮点数据及尾数部分拟合结果执行浮点乘法,得到所述待处理数据的拟合结果。采用上述方案,可以实现更多非线性函数的分段多项式拟合。
-
公开(公告)号:CN119582812A
公开(公告)日:2025-03-07
申请号:CN202311142541.3
申请日:2023-09-05
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 本发明公开了一种数字延时链控制电路及方法,该电路包括:时钟生成模块,用于提供多个时钟信号;控制模块,用于在工作延时链开始工作前对其进行校准,在校准阶段根据时钟生成模块提供的多个时钟信号,通过基准模块测量获取基于参考延时链的第一校准参数,并通过工作模块测量获取工作延时链的精度参数,根据第一校准参数和工作延时链的精度参数确定基于工作延时链的第二校准参数;还用于在工作延时链开始工作后,将第二校准参数作为工作延时链的延时参数;工作模块,用于在工作延时链工作阶段,输入工作信号并根据延时参数对工作信号进行延时,输出延时工作信号。本发明方案可以降低对硬件电路的要求,并保证工作延时链的精度。
-
公开(公告)号:CN119276313A
公开(公告)日:2025-01-07
申请号:CN202310814631.6
申请日:2023-07-04
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 本发明公开了一种FPGA接口逻辑资源复用结构、相控阵天线波束形成系统,该FPGA接口逻辑资源复用结构包括:发送端模块、以及接收端模块;所述发送端模块,用于先向所述接收端模块发送校验序列,对接收端进行校准,在校准完成后向所述接收端模块发送用户数据;所述校准序列和所述用户数据为多位宽数据,并且被转换为高速串行数据输出;所述接收端模块,用于接收所述校准序列和所述高速串行数据,根据所述校准序列进行校准,并在校准完成后,将所述高速串行数据转换为低速并行数据输出。利用本发明方案,可以灵活、高效地实现接口逻辑资源复用。
-
公开(公告)号:CN114519320B
公开(公告)日:2024-11-19
申请号:CN202011296188.0
申请日:2020-11-18
Applicant: 上海复旦微电子集团股份有限公司
IPC: G06F30/34
Abstract: 本发明的实施例提供一种查找表电路及其配置方法。该查找表电路包括二个第一地址输入端口、第二至第n+1地址输入端口、进位输入端口、进位输出端口、第一输出端口和第二输出端口、六个多路选择器、二个n输入查找表和二个加法器等。通过分别控制多路选择器的输出,该查找表电路可以选择性地应用为二个n输入查找表、一个n+1输入查找表、二位宽的算术进位逻辑模块以及一位宽的算术进位逻辑模块中的一者。
-
公开(公告)号:CN118868860A
公开(公告)日:2024-10-29
申请号:CN202310472003.4
申请日:2023-04-26
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 本发明公开了一种高速FIR滤波器,该FIR滤波器包括:FIR滤波器组、输出控制模块;所述FIR滤波器组包括一个或多个双通道子滤波器;所述双通道子滤波器,用于将低速输入数据转换到高时钟频率上进行滤波运算,将运算得到的高速滤波数据转换为低速滤波数据;所述输出控制模块,用于将所述FIR滤波器组输出的低速滤波数据转换为标准总线格式输出。利用本发明方案,可以提高FIR滤波器的时钟频率,降低资源开销。
-
-
-
-
-
-
-
-
-