-
公开(公告)号:CN119582812A
公开(公告)日:2025-03-07
申请号:CN202311142541.3
申请日:2023-09-05
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 本发明公开了一种数字延时链控制电路及方法,该电路包括:时钟生成模块,用于提供多个时钟信号;控制模块,用于在工作延时链开始工作前对其进行校准,在校准阶段根据时钟生成模块提供的多个时钟信号,通过基准模块测量获取基于参考延时链的第一校准参数,并通过工作模块测量获取工作延时链的精度参数,根据第一校准参数和工作延时链的精度参数确定基于工作延时链的第二校准参数;还用于在工作延时链开始工作后,将第二校准参数作为工作延时链的延时参数;工作模块,用于在工作延时链工作阶段,输入工作信号并根据延时参数对工作信号进行延时,输出延时工作信号。本发明方案可以降低对硬件电路的要求,并保证工作延时链的精度。