-
公开(公告)号:CN114124858B
公开(公告)日:2022-05-17
申请号:CN202210111240.3
申请日:2022-01-29
Applicant: 飞腾信息技术有限公司
IPC: H04L49/9057 , H04L69/321
Abstract: 本申请提供了一种控制方法及控制设备。所述控制方法应用于以太网通信系统中的第一节点,所述第一节点包括多个MAC控制器,该控制方法包括:控制多个MAC控制器交替发送或接收一组数据帧。本申请通过多个MAC控制器交替传输一组数据帧,使得多个MAC控制器的接收缓存可以交替来缓存数据帧,这就相当于扩大了接收缓存的容量,从而可以降低接收缓存溢出的概率,降低数据帧的丢包率。
-
公开(公告)号:CN114489851A
公开(公告)日:2022-05-13
申请号:CN202210069258.1
申请日:2022-01-20
Applicant: 飞腾信息技术有限公司
IPC: G06F9/445
Abstract: 一种内存芯片的启动方法、装置、计算机设备及存储介质,涉及电子技术领域,解决了对内存芯片进行启动时,存在实现成本较高的问题。内存芯片的启动方法,应用于计算机设备,该计算机设备包括:至少一个内存芯片和识别芯片,识别芯片中包括预设寄存器,包括:基于预设寄存器的预设变量获取目标内存标识,目标内存标识用于指示目标内存芯片,目标内存芯片为至少一个内存芯片中的任一个,预设变量与内存芯片一一对应;当预存的内存标识集合包括目标内存标识时,获取目标内存标识对应的目标内存参数,目标内存参数用于启动目标内存芯片;根据目标内存参数,控制目标内存芯片的启动。
-
公开(公告)号:CN113971341A
公开(公告)日:2022-01-25
申请号:CN202111207808.3
申请日:2021-10-15
Applicant: 飞腾信息技术有限公司
IPC: G06F30/20 , G06F119/06 , G06F119/08
Abstract: 本申请涉及芯片封装的热可靠性技术领域,公开了芯片热阻网络模型的优化方法、装置及热阻网络模型,本申请实施例根据不同的表面结点选取方案构建芯片热阻网络模型,将构建的芯片热阻网络模型和所述芯片三维仿真模型进行热仿真对比,以获取二者之间的芯片结温差,并选取与芯片三维仿真模型的芯片结温差最小的芯片热阻网络模型作为最终优化的芯片热阻网络模型。本申请实现了芯片热阻网络模型的优化建模,构建的芯片热阻网络模型能够很好地等效芯片三维仿真模型,为后续的芯片结温的准确计算奠定良好的基础。
-
公开(公告)号:CN113971101A
公开(公告)日:2022-01-25
申请号:CN202111208041.6
申请日:2021-10-15
Applicant: 飞腾信息技术有限公司
Abstract: 本发明公开了一种服务器温度故障诊断方法、装置、存储介质及系统,包括:获取服务器内被监测芯片的结温;将所述结温与预设的温度阈值进行比较;当所述结温大于所述温度阈值时,获取所述被监测芯片的功耗;将所述功耗与预设的功耗阈值进行比较;当所述功耗大于所述功耗阈值时,判定温度故障原因为芯片功耗过高;当所述功耗不大于所述功耗阈值时,获取所述被监测芯片的壳温和所述服务器的进风温度,至少根据所述壳温和所述进风温度计算获得所述被监测芯片的芯片热阻,根据芯片热阻和预设的热阻阈值诊断温度故障原因。采用本发明的技术方案能够实现服务器的温度故障检测以及对故障原因进行自动排查,并且操作简单,节省时间及人力成本。
-
公开(公告)号:CN113722265A
公开(公告)日:2021-11-30
申请号:CN202110956689.5
申请日:2021-08-19
Applicant: 飞腾信息技术有限公司
IPC: G06F15/17 , G06F11/267
Abstract: 本发明公开一种用于多CPU系统中互联通道的调试优化方法及装置,该方法步骤包括:S1.将各CPU系统间的互联通道进行初始化后,确定互联通道的均衡器值的初始值;S2.从均衡器值的初始值开始遍历,按照预设的调整步长调整均衡器值,并根据调整后互联通道的性能状态缩短调整步长,直至互联通道的性能状态满足预设要求,得到最终优化后的均衡器值。本发明能够实现多CPU系统中互联通道的自动化调试优化,且具有实现成本低、调试优化精度以及执行效率高且安全可靠等优点。
-
公开(公告)号:CN111274182B
公开(公告)日:2021-10-01
申请号:CN202010106523.X
申请日:2020-02-21
Applicant: 飞腾信息技术有限公司
Abstract: 本发明公开了一种总线地址拓展的方法及装置,本发明总线地址拓展的方法中主设备向目标拓展设备发送数据的步骤包括:主设备向总线上发出基于指定设备地址的总线数据和地址补充信号;将总线数据、地址补充信号重构生成面向目标拓展设备的总线数据;拓展设备收到面向目标拓展设备的总线数据;总线地址拓展的装置包括主设备、从设备之间的地址拓展设备。本发明能够解决由于总线地址有限,而造成无法增加总线下所挂接设备的数量或者总线下所挂接的单设备容量增加而导致总线地址覆盖不到的问题,能够解决由于设备容量的增加而造成总线地址覆盖不全的问题、解决由于总线下挂接设备数量增加而造成对应的设备标志位或者是设备地址不够用的问题。
-
公开(公告)号:CN113032305A
公开(公告)日:2021-06-25
申请号:CN202110273413.7
申请日:2021-03-12
Applicant: 天津飞腾信息技术有限公司
Abstract: 本发明公开了一种接口中断测量方法及装置,该方法的步骤包括:步骤S1:产生可调中断触发源,将可调中断触发源转换为CPU能够读取的中断类型,发送给CPU;同时,捕获接口中断的触发时间,记录触发时刻;步骤S2:利用CPU内的中断控制模块对中断进行处理,上报到中断服务程序;当处理完了一个中断的时候,发送中断结束的标志;步骤S3:当接收中断结束的标志,记录结束标志时刻;将接口中断的触发时刻和结束标志时刻输入接口中断测量装置,计算出接口中断处理的时间。该装置用来实施上述方法。本发明具有成本低、操作简便、应用范围广等优点。
-
公开(公告)号:CN112035302A
公开(公告)日:2020-12-04
申请号:CN202010870798.0
申请日:2020-08-26
Applicant: 天津飞腾信息技术有限公司
Abstract: 本发明公开了一种总线数据的实时监控分析方法、装置及系统,本发明方法包括采集总线数据;将采集得到的总线数据进行译码;将译码得到的数据写入缓存;取出缓存的数据并发送给上位机,采集总线数据时,采样所使用的时钟为总线上的Master设备所发送给Slave设备的时钟,或者是Master设备与Slave设备共同使用的时钟;装置包括逻辑器件和用于与上位机相连的PC接口转换电路,逻辑器件包括用于连接到Master设备、Slave设备之间的总线上的采集输入端以采集总线数据。本发明能够可实现长时间连续监控总线,可自动转换总线内传输的数据,无需人为参与分析波形内容,监控的时间不依赖检测仪本身,实用性和普及性更强。
-
公开(公告)号:CN218037794U
公开(公告)日:2022-12-13
申请号:CN202222602665.2
申请日:2022-09-28
Applicant: 飞腾信息技术有限公司
IPC: G05D23/22
Abstract: 本申请涉及服务器测试技术领域,提供一种CPU测试用的温度控制装置,包括:主板,主板上设有待测CPU,待测CPU内置有第一温度传感器;基板,设于待测CPU的上方,且基板朝向待测CPU的一侧设有凹槽;温度调节组件,包括半导体制冷片和与半导体制冷片电连接的温度控制器,半导体制冷片设于凹槽内,并与待测CPU相贴合。通过本申请的技术方案,能够精确控制CPU高低温测试时所需的温度,简化CPU高低温测试的步骤,并降低CPU高低温测试的成本。
-
公开(公告)号:CN216927594U
公开(公告)日:2022-07-08
申请号:CN202220456275.6
申请日:2022-03-02
Applicant: 飞腾信息技术有限公司
IPC: G06F11/22
Abstract: 本实用新型公开了一种PCIE测试装置和系统,PCIE测试装置包括PCIE接口以及集成在FPGA芯片上的码型发生器、并转串模块、输入驱动模块、输出驱动模块、串转并模块和输出检测器,通过码型发生器生成码型数据,并转串模块将码型数据转化为串行数据,经过输入驱动模块来保证最大信号完整性后,传送到PCIE接口,通过PCIE接口将测试信号发送给待测PCIE设备,然后经过待测PCIE设备内部环回后,信号传输回PCIE接口,通过输出驱动模块来保证信号完整性后,串转并模块将其转换成并行数据,经输出检测器统计误码率、模拟PCIE眼图,得到待测PCIE设备的测试结果。
-
-
-
-
-
-
-
-
-