-
公开(公告)号:CN110989758A
公开(公告)日:2020-04-10
申请号:CN201911312751.6
申请日:2019-12-18
Applicant: 西安交通大学 , 北京智芯微电子科技有限公司
IPC: G05F1/567
Abstract: 本发明公开了一种带高阶补偿电路的基准源电路结构,包括:pnp型三极管Q1、Q2、Q3、Q4、Q5,p型MOS管M1、M2、M3、M4、M5、M6、M7、M8,n型MOS管M9,M10,电阻R1、R2、R3,以及单端输出运放A1;p型MOS管M1、M2、M3,单端输出运放A1,电阻R1,以及pnp型三极管Q1、Q2、Q3、Q4构成正温度系数电流产生电路,用于产生包含一阶项和高阶项的电流;其中,Q1并联在Q2上,Q3并联在Q4;p型MOS管M5、M6、M7、M8、M9、M10,电阻R3,以及pnp型三极管Q5构成零温度系数电流产生电路,用于为Q3提供电流偏置;p型MOS管M4,电阻R2,以及pnp型三极管Q5构成输出支路,用于输出基准电压。本发明的结构设计简便且温度系数较低。
-
-
公开(公告)号:CN107590502A
公开(公告)日:2018-01-16
申请号:CN201710842880.0
申请日:2017-09-18
Applicant: 西安交通大学
Abstract: 一种全场稠密点快速匹配方法,包括:a.在参考图像中选取参考子区作为匹配的全模板,在目标图像中选取搜索区域;b.使用参考子区中的部分像素点组成局部模板,利用局部模板在搜索区域中进行局部模板匹配;c.计算每次滑动的相关系数值,将计算得到的相关系数值与阈值比较,选出候选匹配窗口,对候选匹配窗口再进行全模板匹配,确定最佳匹配点;若相关系数值小于阈值,则忽略该搜索区域继续计算下一搜索区域的相关系数值;d.根据直方图统计后的相关系数值计算产生新的阈值,记录上一次最佳匹配点的位移分量,自适应调整下一匹配点搜索区域位置和大小,改变选取搜索区域的参数,进行下一次的搜索匹配。本发明能够提高匹配速度与精度。
-
公开(公告)号:CN104392745B
公开(公告)日:2017-04-26
申请号:CN201410712195.2
申请日:2014-11-27
Applicant: 西安交通大学
IPC: G11C11/413
Abstract: 本发明公开了一种高写入速度低静态功耗抗单粒子翻转的SRAM单元,包括脉冲信号输入端、信号输入端、信号输出端、第一存储节点、第二存储节点、第一控制节点、第二控制节点、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、第五NMOS管、第六NMOS管、第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第五PMOS管、第六PMOS管及电源VDD;本发明写入时间短,并且恢复时间短。
-
-
公开(公告)号:CN103021445A
公开(公告)日:2013-04-03
申请号:CN201210500359.6
申请日:2012-11-28
Applicant: 西安交通大学
IPC: G11C7/06
Abstract: 本发明公开了一种抗单粒子翻转的敏感放大器,包括预充电电路、输入控制结构和锁存电路;预充电电路的输入端口分别连接预充电信号线和两条互补数据输入线,预充电电路分别将两条互补数据输入线与电源相连,并将两条互补数据输入线相连接,使互补数据输入线预充电平衡。与传统敏感放大器相比,本发明提供的一种抗单粒子翻转的敏感放大器,在实现敏感放大器功能的同时,具有抗单粒子翻转加固能力;根据TSMC 0.18um工艺模拟结果,本发明可以实现翻转阈值大于500MeV·cm2·mg-1。
-
公开(公告)号:CN102055440B
公开(公告)日:2013-01-02
申请号:CN201010577104.0
申请日:2010-12-07
Applicant: 西安交通大学
Abstract: 一种抗单粒子翻转和单粒子瞬态脉冲的半动态触发器,该触发器包括:脉冲产生电路、主锁存电路、中间级和从锁存电路。根据TSMC 0.18μm工艺模拟结果,本发明可以实现翻转阈值LETth大于500MeV/(mg·cm2);实现与传统半动态触发器同样的条件关闭能力,省去延时单元和与非门电路,进一步减小延时;实现互补输出端Q和QB对称、延时相等、驱动能力相同;采用单相时钟和小时钟摆幅技术,时钟网络简单可靠,功耗明显减小。与抗单粒子瞬态脉冲加固的时间采样技术和保护门电相比,省去了延时单元,缩短了传输时间,更适用于高速系统。与DICE型主从D触发器相比,可对单粒子瞬态脉冲进行加固且延时较小。与基于灵敏放大器的抗辐射加固触发器相比,本发明延时和面积均更小。
-
公开(公告)号:CN112468150B
公开(公告)日:2024-08-16
申请号:CN202011316811.4
申请日:2020-11-19
Applicant: 西安交通大学 , 南京拟态智能技术研究院有限公司
IPC: H03M1/12
Abstract: 本发明公开了一种低噪声高精度采样保持电路结构,包括:采样电路、传输电路以及复位电路。其中采样电路,利用传输门T1、T2、T3、T4以及晶体管M5、M6、M7、M8改变采样管的衬底电压,从而克服了输入电压引起阈值电压改变,从而造成非线性的问题;同时在采样结束时,利用下级板采样,M11‑M15以及M16‑M20先断开,达到减小采样开关电荷注入和时钟溃通的问题。其中传输电路,利用斩波技术,将输入信号进行采样保持阶段的调制,通过后续的滤波解调后,从而降低采样保持电路晶体管引入的噪声。本发明通过采样阶段和传输阶段的多种电路设计,有效的改善了采样保持电路的非线性和噪声,提高了电路的精度。
-
公开(公告)号:CN114970810B
公开(公告)日:2024-08-02
申请号:CN202210462549.7
申请日:2022-04-28
Applicant: 西安交通大学
IPC: G06N3/0495 , G06N3/082 , G06N3/0464 , G06N3/063
Abstract: 本发明提出一种适用于稀疏神经网络计算阵列的数据处理方法和加速器。本发明将特征图数据进行编码存储,采用的编码方法是将数据以行向量为单位进行存储,以行向量为单位进行编码存储和解码输出,有利于大型矩阵的分块操作,解决了稀疏矩阵中连续全零行的存储问题,存储开销比较小。本发明编码传输方式,保留传输必要有效的列向量数据,对于无效计算的零向量使用游程编码,可快速跳过大量无效零向量,直接选择有效向量计算,加快计算速度减少执行周期。
-
公开(公告)号:CN113065648B
公开(公告)日:2024-02-09
申请号:CN202110423171.5
申请日:2021-04-20
Applicant: 西安交通大学 , 江苏思远集成电路与智能技术研究院有限公司
Abstract: 本发明公开了一种低硬件开销的分段线性函数的硬件实现方法,该实现方法可用于对双重峰STDP规则(PSTDP),三重峰STDP规则(TSTDP),强化STDP规则(RL‑STDP)等进行硬件实现,该方法在有输入值时优先判断输入值所在分段,对处于任何分段的输入值,都可以利用信号控制完成两次移位运算和两次加法运算,得到函数计算结果,从而避免了为函数的每个分段设计运算电路,低硬件开销的实现了分段线性函数。该实现方法设计的电路包括有移位寄存器,多路选择器,加法器等结构,该方法面向神经网络硬件加速,减少了电路资源的使用,提升了计算效率,具有低面积低功耗的特点,可减少指数函数实现的硬件规模,提升网络的计算效能。
-
-
-
-
-
-
-
-
-