一种跟踪数据加密方法及其传输系统

    公开(公告)号:CN103116940A

    公开(公告)日:2013-05-22

    申请号:CN201310026920.6

    申请日:2013-01-24

    Applicant: 东南大学

    Abstract: 本发明涉及银行交易安全技术领域。本发明公开了一种跟踪数据加密方法及其传输系统。本发明的技术方案是通过使用辅助PAN的方法来保证加密主PAN,所述辅助PAN跟主PAN相关,所述辅助PAN包含作为银行认证号码的第一个结尾部分、第二个结尾部分和一个与主PAN的中间部分不同的中间部分。本发明对传输数据进行前期安全加密,且被加密数据是动态变化的,有利于抵御对于商人数据库的欺诈性攻击,保障交易安全。

    一种防止液晶显示器花屏的控制方法

    公开(公告)号:CN103065598A

    公开(公告)日:2013-04-24

    申请号:CN201210592260.3

    申请日:2012-12-31

    Applicant: 东南大学

    Abstract: 本发明公开了一种防止液晶显示器花屏的控制方法,通过在液晶显示器控制器中增加一个乒乓先入先出队列来增大缓冲数据量,同时通过控制时钟分频计数来增大扫描周期,使得传输数据个数始终大于读取数据个数。本发明方法根据实际需求,以不会影响实际视觉效果为标准,通过降低一部分帧数或者增大部分扫描周期为代价,使实际画面流畅,不会使画面出现花屏失真或者有迟滞感,可以防止LCD在显示时出现数据下溢,即出现花屏失真。

    一种LCD控制器及其显示控制方法

    公开(公告)号:CN102622979A

    公开(公告)日:2012-08-01

    申请号:CN201210064452.7

    申请日:2012-03-13

    Applicant: 东南大学

    Abstract: 一种LCD控制器及其显示控制方法,LCD控制器包括SLAVE从机模块、DMA通道模块、FIFO缓存器、数据格式变换模块、3D处理模块、OVERLY多层叠加模块、DISP FIFO显示缓存模块和时序模块,支持裸眼立体可视、多层显示、自动修复等功能,多层显示功能由LCD控制器完成,不再由处理器进行运算处理,既提高了运算速度、又减小了处理器负载。自动修复功能指LCD控制器在播放高清视频时,如果出现短暂的带宽不足情况,LCD控制器可以暂时停止输出图像数据,直到带宽足够、图像数据充足时再重新输出,由于带宽不足是偶然且短暂情况,因此,该方法能在不影响观看效果的基础上解决带宽短暂不够导致的裂屏、花屏问题。

    一种用于保证GPS导航数据完整性的数据存储实现方法

    公开(公告)号:CN102520418A

    公开(公告)日:2012-06-27

    申请号:CN201110449323.5

    申请日:2011-12-28

    Applicant: 东南大学

    Abstract: 本发明公开了一种用于保证GPS导航数据完整性的数据存储实现方法,适用于GPS软件接收机的数据存储系统,利用创新设计的数据结构对GPS导航数据进行存储,从而保证了GPS接收机温启动和热启动时所利用的导航数据的完整性。该数据存储区包括星历数据部分、历书数据部分和数据完整标识部分,GPS接收机解码获得导航数据后,将一系列需要的星历、历书等数据分别传输进星历数据部分和历书数据部分,当所有数据都完整后,对数据完整标识部分进行设置,实现用于GPS导航数据完整性的数据存储。从而给GPS接收机识别完整的、可用的导航数据提供了确定的方法。

    防毛刺时钟选择器的时序优化方法及其电路

    公开(公告)号:CN102201802A

    公开(公告)日:2011-09-28

    申请号:CN201110074887.5

    申请日:2011-03-28

    Applicant: 东南大学

    Abstract: 一种防毛刺时钟选择器的时序优化方法及其电路,防毛刺时钟选择器设有两路时钟信号输入端、时钟选择信号控制端、复位信号端、一个非门以及第一、第二两个与门,第一与门后续连接第一、第二两级寄存器,第二与门后续连接第三、第四两级寄存器,其中,第二寄存器的输出与一路输入时钟作为第三与门的输入端,第四寄存器的输出与另一路输入时钟作为第四与门的输入端,第三与门和第四与门的输出端作为一或门的输入端,或门的输出端为防毛刺时钟选择器的输出时钟,其特征在于:用第一、第二、第三3个与非门分别替换第三与门、第四与门及或门,保证了时钟信号的上升时间和下降时间匹配。

    二级数字下变频的低功耗GPS接收机

    公开(公告)号:CN101144857B

    公开(公告)日:2011-05-18

    申请号:CN200710133933.8

    申请日:2007-10-16

    Applicant: 东南大学

    Abstract: 本发明提出了一种二级数字下变频的低功耗GPS接收机结构,在传统接收机接收通道之前引入预下变频电路,该电路将GPS信号搬移到近似零频处,并将其转化为正交信号;下变频之后的GPS数字信号通过抽取减小采样频率和采样数据,并且提供给后续的GPS接收通道,后续的GPS接收通道不采样CLKH,而是由预下变频电路产生的CLKL驱动;接收通道与传统接收器中的接收通道结构完全一致,只是驱动时钟为CLKL。通过预下变频将1-5MHz左右的中频信号下变频到近似零中频,抽取并将GPS数字信号的采样频率降低,从而达到降低GPS跟踪功耗的目的。

    一种抑制多径的相关器方法

    公开(公告)号:CN102023299A

    公开(公告)日:2011-04-20

    申请号:CN201010529901.1

    申请日:2010-11-03

    Applicant: 东南大学

    Abstract: 一种抑制多径的相关器方法,以Strobe相关器为基础,利用两组早迟码E2、E1、P、L1、L2构成相关器,由码环部分经过累加存储器后的输出结果,得到代入Strobe相关公式得到相关结果。其特征是将输入到模式鉴别器中,当则为同相多径,此时,在相关公式中增加一个修正因子项:来克服现有Strobe相关器对于短多径无能为力的缺点,而且提高了定位精度,尤其对于在城市环境中的GPS定位存在严重的多径干扰的情况有很大的意义。

    时钟切换电路
    68.
    发明授权

    公开(公告)号:CN101078944B

    公开(公告)日:2010-05-26

    申请号:CN200710022265.1

    申请日:2007-05-11

    Applicant: 东南大学

    Abstract: 一种时钟切换电路,尤其是涉及一种无毛刺时钟切换电路。包括有数据选择器、级联的三级同步电路、延时电路和门控电路,数据选择器切换输入的时钟信号产生有毛刺的时钟信号,三级同步电路同步于数据选择器输出的时钟信号,第一级同步电路和第三级同步电路的输出信号在门控电路中进行异或,用于屏蔽时钟信号切换后产生的毛刺,延时电路使时钟信号延时,避免时钟信号边沿与同步电路输出的电平同时翻转,从而产生新的毛刺,本发明时钟切换电路用于具有多路时钟信号的系统中,实现时钟的无毛刺切换。

    一种面向嵌入式应用的软件可控Cache的实现方法

    公开(公告)号:CN100595738C

    公开(公告)日:2010-03-24

    申请号:CN200810156535.2

    申请日:2008-09-28

    Applicant: 东南大学

    Abstract: 一种面向嵌入式应用的软件可控Cache的实现方法,基于传统的嵌入式Cache结构,增加了一个Cache控制器,用于实现如下的三种操作:访问开销代价大且生命期均匀分布的数据,在Cache中保留副本;造成Cache预取时间局部性下降的数据,由处理器直接与外存通信;某一时刻被频繁访问的数据,在其有效生命期内,优先停留在Cache中。其步骤如下:在关闭Cache缓存功能的条件下运行应用程序,得到访问记录;根据访问记录,选取标记数据块;根据标记数据块的特点,生成标记信息表的内容,加载到Cache控制器中,控制Cache的操作过程。其中,标记信息表的内容可以在系统运行过程中为软件动态地配置。

    一种全数字锁相环的快速锁定方法

    公开(公告)号:CN101640533A

    公开(公告)日:2010-02-03

    申请号:CN200910184797.4

    申请日:2009-08-14

    Applicant: 东南大学

    Abstract: 一种全数字锁相环的快速锁定方法,用于对设有包括鉴相鉴频器,时间数字转换器,数字滤波器,数控振荡器和分频器构成的全数字锁相环在短时间内锁定频率,其特征在于:通过设计的算法找到控制数控振荡器频率的一个控制字,受该控制字控制的数控振荡器输出的时钟经过分频后得到分频时钟,该分频时钟频率与参考时钟频率相近,然后基于鉴相鉴频器鉴出的参考时钟和分频时钟之间的相位差,来控制数控振荡器进行锁定;该全数字锁相环设有快速频率捕获和锁相两个环路,两个环路交替工作,首先由快速频率捕获环路完成频率捕获,然后再由锁相环路完成精确锁定。

Patent Agency Ranking