-
公开(公告)号:CN119585642A
公开(公告)日:2025-03-07
申请号:CN202380056160.5
申请日:2023-03-02
Applicant: 株式会社村田制作所
IPC: G01S7/524
Abstract: 一种物体感测装置,通过声波的收发来感测物体,具备:送波器(10),基于给定的送波信号(Sd)生成声波作为信号波(W1),并发送到物体;受波器(11),与送波器独立地设置,接收声波并生成受波信号;以及控制部(13),生成送波信号,使得对从送波器发送的信号波进行控制。受波器具有若谐振则受波信号变动的频率特性。根据受波器的频率特性来设定送波信号,使得对接收来自送波器的信号波时的受波器的谐振进行抑制。
-
公开(公告)号:CN119581195A
公开(公告)日:2025-03-07
申请号:CN202411234741.6
申请日:2024-09-04
Applicant: 株式会社村田制作所
Inventor: 斯科特·安德鲁·帕里什 , 丹下贵之
Abstract: 一种电子模块包括:基板或引线框架,包括初级导电图案和次级导电图案;磁芯,位于基板或引线框架上或上方;块线圈,包括:树脂体,位于基板或引线框架上或上方并且在磁芯上方延伸;第一端子,在树脂体上或嵌入树脂体中并且连接到初级导电图案;以及第二端子,在树脂体上或嵌入树脂体中并且连接到次级导电图案;以及电子组件,位于基板或引线框架上。
-
公开(公告)号:CN119563220A
公开(公告)日:2025-03-04
申请号:CN202380050595.9
申请日:2023-07-21
Applicant: 株式会社村田制作所
Abstract: 电容器元件(2)包括:电容器部(10),其包含阳极板(11)、电介质层(13)和阴极层(12),阳极板(11)在芯部(11A)的至少一个主面具有多孔质部(11B),电介质层(13)设于多孔质部(11B)的表面,阴极层(12)设于电介质层(13)的表面;贯通导体(20),其在厚度方向上贯通电介质层(13)和阳极板(11);密封层(30),其以覆盖电容器部(10)的方式设置;导体配线层(40A、40B),其设于密封层(30)的表面;以及外侧绝缘层(50),其以覆盖密封层(30)和导体配线层(40A、40B)的方式设置。贯通导体(20)包含与阴极层(12)电连接的阴极贯通导体(20A、20C)和与阳极板(11)电连接的阳极贯通导体(20B、20D)。导体配线层(40A、40B)与阴极贯通导体(20A)和阳极贯通导体(20B)中的任一者电连接。阴极贯通导体(20A)包含第1阴极贯通导体(20A1)和第2阴极贯通导体(20A2)。阳极贯通导体(20B)包含第1阳极贯通导体(20B1)。在从阳极板(11)的厚度方向俯视时,第1阳极贯通导体(20B1)与第1阴极贯通导体(20A1)的中心间距离和第1阳极贯通导体(20B1)与第2阴极贯通导体(20A2)的中心间距离相等。第1阴极贯通导体(20A1)、第2阴极贯通导体(20A2)以及第1阳极贯通导体(20B1)分别是在厚度方向上贯通密封层(30)和电容器部(10)而在端部处与导体配线层(40A)或导体配线层(40B)连接的直接贯通导体。阴极贯通导体(20C)还包含至少一根第5阴极贯通导体(20C5)。第5阴极贯通导体(20C5)是在厚度方向上贯通外侧绝缘层(50)、密封层(30)以及电容器部(10)而在侧面处与导体配线层(40A)连接的间接贯通导体。在从阳极板(11)的厚度方向俯视时,第5阴极贯通导体(20C5)与第1阴极贯通导体(20A1)的中心间距离和第5阴极贯通导体(20C5)与第2阴极贯通导体(20A2)的中心间距离相等。
-
公开(公告)号:CN119563219A
公开(公告)日:2025-03-04
申请号:CN202380054266.1
申请日:2023-05-30
Applicant: 株式会社村田制作所
Abstract: 提供具备使基底电极层的表面被镀覆层可靠地覆盖了的外部电极的层叠陶瓷电容器。层叠陶瓷电容器(1)具有:层叠体(2),其是电介质层(4)与内部电极层(5)交替层叠而得到的;以及外部电极(3),其分别配置在所述层叠体(2)的与层叠方向(T)正交的长度方向(L)的两侧的端面(C),并且与所述内部电极层(5)连接,其中,在所述外部电极(3)中,配置在所述端面(C)之上的基底电极层(30)、配置在所述基底电极层(30)之上的Ni镀覆层(31a)、以及配置在所述Ni镀覆层(31a)之上的Sn镀覆层(31b)层叠,并且在所述基底电极层(30)与所述Ni镀覆层(31a)之间具备析出了Sn的区域(R)。
-
公开(公告)号:CN119547329A
公开(公告)日:2025-02-28
申请号:CN202380056659.6
申请日:2023-07-20
Applicant: 株式会社村田制作所
Abstract: 提供一种弹性波装置,能够充分抑制通带外的无用波以及横模式。本发明的弹性波装置具备包括压电体层的压电性基板和设置在压电体层上的IDT电极(8)。IDT电极(8)具有相互对置的第1汇流条(14)以及第2汇流条(15)、一个端部与第1汇流条(14)连接的多个第1电极指(16)和一个端部与第2汇流条(15)连接的多个第2电极指(17)。多个第1电极指(16)以及多个第2电极指(17)彼此相互交错对插。俯视下的多个第1电极指(16)以及多个第2电极指(17)的形状包括圆弧或者椭圆弧的形状。在将通过连结多个第2电极指(17)的顶端而形成的假想线设为第1包络线(E1)、将通过连结多个第1电极指(16)的顶端而形成的假想线设为第2包络线(E2)、将包括第1电极指(16)以及第2电极指(17)的形状中的圆弧的圆的中心或者包括椭圆弧的椭圆的两个焦点的中点设为定点(C)时,连结定点(C)以及第2电极指(17)的顶端的直线与第1包络线(E1)不平行,并且连结定点(C)以及第1电极指(16)的顶端的直线与第2包络线(E2)不平行。
-
公开(公告)号:CN119543969A
公开(公告)日:2025-02-28
申请号:CN202411187921.3
申请日:2024-08-28
Applicant: 株式会社村田制作所
Abstract: 提供一种高频模块和通信装置,能够兼顾杂散波的衰减量的改善和小型化。高频模块具备开关、第一滤波器以及第二滤波器。开关具有公共端子和选择端子(6b、6c)。选择端子(6b)与第一通信路径连接。选择端子(6c)与第二通信路径连接。第一滤波器设置于第一通信路径,具有包含第一通信频段和第二通信频段的通带。第二滤波器设置于第二通信路径,具有包含第三通信频段的通带。第三通信频段与第一通信频段有一部分重叠,并且,第三通信频段不与第二通信频段重叠。开关能够对第一连接和第二连接进行切换。在第一连接中,公共端子与选择端子(6b)连接。在第二连接中,公共端子与选择端子(6b)连接,公共端子与选择端子(6c)连接。
-
公开(公告)号:CN119522498A
公开(公告)日:2025-02-25
申请号:CN202380052970.3
申请日:2023-06-23
Applicant: 株式会社村田制作所
Inventor: 笠岛贵
IPC: H01M10/0585 , H01M4/13 , H01M4/62 , H01M4/66 , H01M6/18 , H01M10/052 , H01M10/0562
Abstract: 提供能够缓和基于体积变化产生的应力的固体电池以及电子器件。所述固体电池具备:多个固体电池元件(141),层叠有正极层(110)、负极层(120)及介于正极层(110)与负极层(120)之间的固体电解质层(130);以及层间导通层(170),位于各固体电池元件(141)之间,层间导通层(170)被一个固体电池元件(141)的正极层(110)或负极层(120)与另一个固体电池元件(141)的正极层(110)或负极层(120)夹持,夹持层间导通层(170)的正极层(110)或负极层(120)含有固体电解质,夹持层间导通层(170)的正极层(110)或负极层(120)的固体电解质比率以正极层(110)或负极层(120)整体为基准为40重量%以上且60重量%以下,层间导通层(170)的固体电解质比率以层间导通层(170)整体为基准为10重量%以上且35重量%以下。
-
公开(公告)号:CN119522462A
公开(公告)日:2025-02-25
申请号:CN202380052716.3
申请日:2023-06-02
Applicant: 株式会社村田制作所
IPC: H01G4/30
Abstract: 本发明提供一种小型且大电容的同时能够抑制耐湿性的下降的层叠陶瓷电容器(1)。层叠陶瓷电容器(1)具有跨越电容器主部(3)的第1主面(M1)和第1主部侧面(SS1)而弯曲的第1角部(C1)、跨越第2主面(M2)和第1主部侧面(SS1)而弯曲的第2角部(C2)、跨越第1主面(M1)和第2主部侧面(SS2)而弯曲的第3角部(C3)、以及跨越第2主面(M2)和第2主部侧面(SS2)而弯曲的第4角部(C4),第1绝缘部(8a)被覆第1角部(C1)以及第2角部(C2),第2绝缘部(8b)被覆第3角部(C3)以及第4角部(C4),第1角部(C1)的粗糙度比第1外侧角部(K1)的粗糙度大,第2角部(C2)的粗糙度比第2外侧角部(K2)的粗糙度大,第3角部(C3)的粗糙度比第3外侧角部(K3)的粗糙度大,第4角部(C4)的粗糙度比第4外侧角部(K4)的粗糙度大。
-
公开(公告)号:CN114068138B
公开(公告)日:2025-02-25
申请号:CN202110800195.8
申请日:2021-07-15
Applicant: 株式会社村田制作所
Abstract: 本发明涉及线圈部件、线圈部件的制造方法。线圈部件(1)具备:鼓状芯体(10),具有沿线圈部件(1)的长度方向延伸的卷芯部(11)及在长度方向上设置于卷芯部(11)的第一端部的第一凸缘部(12);和第一及第二端子电极,设置于第一凸缘部(12)。第一端子电极(61)与第二端子电极(62)分别具有在第一凸缘部(12)的表面上形成的基底电极(71)和覆盖基底电极(71)的镀层(72),基底电极(71)包含形成于底面(22d)的底面基底电极(71d)、形成于端面(12b)的端面基底电极(71b)、以及形成于第一侧面(12e)的侧面基底电极(71e),端面基底电极(71b)的高度比第一胯部(24)的高度高,侧面基底电极(71e)的高度比第一胯部(24)的高度低。
-
公开(公告)号:CN111756350B
公开(公告)日:2025-02-25
申请号:CN202010107292.4
申请日:2020-02-21
Applicant: 株式会社村田制作所
Inventor: 松永季
IPC: H03H7/09
Abstract: 本发明能够减少共模噪声向差动传输线路的反射,并能够抑制差分信号的透过特性的降低。复合型电子部件具有:包含多个绝缘层的主体、第一输入端子、第二输入端子、第一输出端子、第二输出端子、接地端子、第一滤波器、第二滤波器、以及连接在第二滤波器与接地端子之间的电阻图案,第一滤波器具有连接在第一输入端子与第一输出端子之间的第一线圈图案、以及连接在第二输入端子与第二输出端子之间的第二线圈图案,第一线圈图案和第二线圈图案构成共模滤波器,第二滤波器具有连接在第一输入端子与接地端子之间的第三线圈图案、以及连接在第二输入端子与接地端子之间的第四线圈图案,第三线圈图案和第四线圈图案构成差模滤波器,电阻图案位于与第一线圈图案~第四线圈图案不同的绝缘层上。
-
-
-
-
-
-
-
-
-