-
公开(公告)号:CN101079422A
公开(公告)日:2007-11-28
申请号:CN200710105057.8
申请日:2007-05-22
Applicant: 三星电子株式会社
IPC: H01L27/092 , H01L27/12 , H01L21/8238 , H01L21/84
CPC classification number: H01L27/092 , H01L21/823807 , H01L21/823814 , H01L29/4933 , H01L29/665 , H01L29/7843 , H01L29/7848
Abstract: 提供了一种具有改善的晶体管操作特性和闪烁噪声特性的半导体器件及其制造方法。该半导体器件包括衬底,设置在所述衬底上的模拟NMOS晶体管和压缩应变沟道模拟PMOS晶体管。所述器件还包括分别覆盖所述NMOS晶体管和所述PMOS晶体管的第一蚀刻停止衬层(ESL)和第二ESL。在500Hz的频率,对于参考未应变沟道模拟NMOS和PMOS晶体管的闪烁噪声功率的所述NMOS和PMOS晶体管的闪烁噪声功率的相对测量小于1。
-
公开(公告)号:CN1828836A
公开(公告)日:2006-09-06
申请号:CN200610006728.0
申请日:2006-02-07
Applicant: 三星电子株式会社
IPC: H01L21/20 , H01L21/322 , H01L29/02
CPC classification number: H01L21/3221 , H01L21/02529 , H01L21/02532 , H01L21/02535 , H01L21/02573 , H01L21/0262 , H01L27/1463 , H01L27/14643 , H01L31/1804 , Y02E10/547 , Y02P70/521
Abstract: 在本发明的外延半导体衬底的制造方法的示范性实施例中,在半导体衬底上方生长吸杂层。在所述吸杂层上方形成外延层,且在所述外延层上可以形成半导体器件。
-
公开(公告)号:CN1551311A
公开(公告)日:2004-12-01
申请号:CN200410043316.5
申请日:2004-05-14
Applicant: 三星电子株式会社
IPC: H01L21/336 , H01L29/78
CPC classification number: H01L29/7834 , H01L29/42376 , H01L29/66477 , H01L29/665 , H01L29/6656 , H01L29/66628
Abstract: 在使用选择性外延生长(SEG)工艺的具有抬高的源极/漏极结构的金属氧化物半导体(MOS)晶体管中,以及在制造具有抬高的源极/漏极结构的MOS晶体管的方法中,在形成外延层后形成源极/漏极扩展结,由此防止源极/漏极结区的恶化。此外,由于采用SEG工艺形成两个栅极隔离物和两个抬高的源极/漏极层,所以源极/漏极扩展结被栅极层的下部部分地覆盖。这缓解了短沟道效应并减小了源极/漏极层中和栅极层中的表面电阻。
-
-