-
公开(公告)号:CN100538867C
公开(公告)日:2009-09-09
申请号:CN200480011631.8
申请日:2004-03-17
Applicant: 因芬尼昂技术股份公司
IPC: G11C5/02 , H01L23/538
CPC classification number: G11C5/025 , H01L25/18 , H01L2924/0002 , H01L2924/00
Abstract: 本发明涉及存储电路装置(10),其中存储器的部件位于两个不同的衬底上。其中存储单元阵列(16)位于一个衬底上。其中控制开关(38)位于另一衬底上。通过存储器的巧妙分割可以相当可观地减小其制造费用。
-
公开(公告)号:CN100521583C
公开(公告)日:2009-07-29
申请号:CN02804329.4
申请日:2002-01-30
Applicant: 因芬尼昂技术股份公司
CPC classification number: H04B7/2656
Abstract: 根据本发明的数据传输系统具一种装置以自基站(B)至移动台(Mi)传输第一数据突发,且该第一数据突发至少在某些情况包含意欲用于不同的移动台(Mi)的二或更多数据块,该数据传输系统更包含一种装置以自该移动台(Mi)的至少一个至该基站(B)传输第二数据突发,及一种装置以产生在连续数据突发间的保护时间间隔(ΔT2)。
-
公开(公告)号:CN100508400C
公开(公告)日:2009-07-01
申请号:CN02822473.6
申请日:2002-08-29
Applicant: 因芬尼昂技术股份公司
Inventor: C·克兰兹
CPC classification number: H03M1/0626 , H03K7/08 , H03M1/822
Abstract: 本发明系相关于一数字/模拟转换器电路(1),以用于将一数字PCM输入信号(11)转换成为一模拟输出信号(19)。而为了这个目的,该数字/模拟转换器电路(1)系包括一预补偿级(10),一PCM/PWM转换器级(7),以及一数字/模拟转换器级(8),上述的这些组件系以所述顺序之信号路径而加以排列。该预补偿级(10)之转移功能系加以设计,而使得该模拟输出信号(19)实质上会正比于该数字PCM输入信号(11)。
-
公开(公告)号:CN100508062C
公开(公告)日:2009-07-01
申请号:CN200410085960.9
申请日:2004-10-25
Applicant: 因芬尼昂技术股份公司
IPC: G11C11/4063 , H03K19/0185
CPC classification number: G11C7/1057 , G11C7/1051 , G11C7/1078 , G11C7/1084 , G11C11/4093
Abstract: 本发明乃与一种电平转换器(101a、101b)有关,该电平转换器乃用于将包括一第一电平电平(Vint)并被供应至该电平转换器的一信号(in)转换成为包括不同于该第一电平电平(Vint)之一第二电平电压(Vsupply)的一信号(out),其中,该电平转换器(101a、101b)乃包括一放大器装置(102),且其特征在于,为了补偿包含在该信号(in)中的失真,该电平转换器(101a、101b)也会额外地被供应一获自于该信号(in)且通过一延迟装置(103c)所延迟的信号。通过本发明,几乎完全可以补偿已经在提供给电平转换器的信号中所包含和/或由放大器电路所引起的失真。
-
公开(公告)号:CN100505238C
公开(公告)日:2009-06-24
申请号:CN200410076994.1
申请日:2004-08-30
Applicant: 因芬尼昂技术股份公司
Inventor: U·奥塞勒奇纳
CPC classification number: H01L22/34 , G01L19/02 , H01L23/34 , H01L23/562 , H01L2924/0002 , H01L2924/13091 , H01L2924/00
Abstract: 本发明涉及一种集成电路系统及其制造方法,其中,在一半导体基板(12)上的该集成电路系统(10)包括配置于该半导体基板的一电路区域(14a)中的一集成电路(14),以及位于该半导体基板(12)上、且用于检测在该半导体基板(12)中的一机械应力组件的一应力灵敏结构(16),其中,该应力灵敏结构(16)被加以执行,以提供取决于该机械应力组件的一输出信号,而对一激励以及对一机械应力组件产生反应,其中,该应力灵敏结构(16)被配置于该半导体基板(12)的一传感器区域(16a)之中,以及其中,该电路区域(14a)以及该传感器区域(16a)于空间上彼此分隔。
-
公开(公告)号:CN100492676C
公开(公告)日:2009-05-27
申请号:CN03821213.7
申请日:2003-08-14
Applicant: 因芬尼昂技术股份公司
IPC: H01L31/18 , H01L31/105 , H01L27/14
CPC classification number: H01L31/105 , H01L27/144 , H01L31/18
Abstract: 本发明提出了一种用于制造一集成PIN型光电二极管的方法,该集成PIN型二极管包含了一埋藏区域(20)与通达该埋藏区域(20)的一终端区域(32);此制造方法使该PIN型光电二极管(14)可藉由一简单方式而加以整合。同时,用于制造该PIN型二极管的方法步骤亦可用以制造遮蔽井(22,56)。
-
公开(公告)号:CN100484272C
公开(公告)日:2009-04-29
申请号:CN200510138094.X
申请日:2005-11-04
Applicant: 因芬尼昂技术股份公司
CPC classification number: H04L12/18 , H04L12/1813 , H04L12/185 , H04L12/189 , H04W4/08 , H04W4/10 , H04W76/45
Abstract: 在应用会议条件文件的情况下检验,是否满足至少一个所存储的会议条件,利用所述会议条件文件说明关于产生所述电信会议和/或一个或多个参加者参加电信会议的条件。针对满足至少一个条件的情况,产生所述会议或将参加者添加到该会议中。
-
公开(公告)号:CN100483927C
公开(公告)日:2009-04-29
申请号:CN200410095940.X
申请日:2004-10-29
Applicant: 因芬尼昂技术股份公司
Inventor: B·伯格
CPC classification number: H03M1/0872 , H03K5/08 , H03M1/50
Abstract: 本发明涉及一种用于在一个集成电路中设置或调整一个值的装置及其方法,该装置包括具有一个参考电压输入端和一个可变电压输入端的比较器电路,该比较器电路根据参考电压和可变电压之间的比较结果在输出端产生一个数值,还包括一个连接到比较器的第一定时计数器电路,这一第一定时计数器电路根据比较器提供的数值增大或减小第一定时计数器的值。该装置进一步包括一个连接到所述比较器的第二定时计数器电路,这一第二定时计数器电路在每一次所述比较器的值发生变化时增加所述第二定时计数器的值,还包括一个连接到所述第二定时计数器电路的锁定电路,当所述第二定时计数器到达第一阈值时,该锁定电路锁定存储在所述第一定时计数器电路中的值,使之不再发生改变。
-
公开(公告)号:CN100477281C
公开(公告)日:2009-04-08
申请号:CN02827177.7
申请日:2002-12-10
Applicant: 因芬尼昂技术股份公司
IPC: H01L29/792 , H01L21/8246
CPC classification number: H01L27/11568 , H01L29/66833 , H01L29/7923 , Y10S438/954
Abstract: 本发明系关于一种非易失半导体存储单元及关于其制造方法,源极区域(7)、漏极区域(8)及位于其间的沟道区域形成于衬底(1)。为实现局部定界存储位置(LB、RB),位于第一绝缘层(2)上的电非传导电荷储存层(3)系由中断(U)分开,由此防止特别是在该存储位置(LB、RB)间的侧边电荷输送及显著改善电荷留置性质。
-
公开(公告)号:CN100474755C
公开(公告)日:2009-04-01
申请号:CN200380106630.7
申请日:2003-12-17
Applicant: 弗劳恩霍弗实用研究促进协会 , 因芬尼昂技术股份公司
IPC: H02M7/539
CPC classification number: H02M3/28 , H02M2001/0058 , Y02B70/1491
Abstract: 在用以驱动可变负载(107)的一共振转换器中,首先一输入信号藉由控制装置(109)所控制的一开关所提供的一输入信号藉由一变压器(105)转换成一输出信号。该变压器经尺寸化并连接成当提供额定功率到该可变负载时,输入信号与输出信号间的一降压转换比例介于5∶1到100∶1之间。该开关(103)的切换频率根据在可变负载(107)及/或可变输入电压下的一开关电流与一负载电路间的一相位偏移、与输入电压有关的一量值、以及与该输出电压有关的一量值来控制。本发明的共振转换器更进一步能藉由一变压器(105)的协助而有效地驱动可变负载。
-
-
-
-
-
-
-
-
-