-
公开(公告)号:CN102788891A
公开(公告)日:2012-11-21
申请号:CN201210265942.3
申请日:2012-07-30
Applicant: 电子科技大学
IPC: G01R1/28
Abstract: 本发明公开了一种复杂的波形序列发生器,在现有的波形序列发生器基础上,对波形序列模块进行了改进,在序列参数存储模块中增加了大循环起始段存储器、大循环波形段个数存储器、大循环重复次数存储器,在序列地址发生模块中增加了大循环地址累加器、大循环波形段个数计数器、大循环重复次数计数器用于对波形序列段的重复生成,实现多个波形段各自重复后组成的波形序列段的重复。同时,波形段地址发生器波形段输出的波形段地址在大循环外为累加1的方式更新,在大循环内则以基地址即大循环起始波形段的序号k0+偏移地址即大循环波形段计数器的计数值的方式更新,实现了与现有波形序列发生器的有机结合。
-
公开(公告)号:CN102739202A
公开(公告)日:2012-10-17
申请号:CN201210232956.5
申请日:2012-07-06
Applicant: 电子科技大学
IPC: H03K3/02
Abstract: 本发明公开了一种可级联的多通道DDS信号发生器,其选择的采样时钟通过采样时钟分配模块分n+1路,其中n路作为采样时钟分别输入n个通道中同步数模转换器,剩下的一路送入数据时钟产生模块进行分频,产生内部数据时钟,选择内部数据时钟作为数据时钟送入数据时钟分配模块,将数据时钟分为n路,分别作为数据时钟输入n个通道中同步地址发生单元、波形存储器。由于n个通道的采样时钟、数据时钟都是同一时钟分出来的,因此是严格同频同相的,n个通道同步,实现了系统内同步;在级联时,作为从设备的多通道DDS信号发生器的外部采样时钟以及外部数据时钟分别接作为主设备的多通道DDS信号发生器的内部采样时钟输出、内部数据时钟输出,这样实现了系统间同步。
-
公开(公告)号:CN101329697A
公开(公告)日:2008-12-24
申请号:CN200810044671.2
申请日:2008-06-11
Applicant: 电子科技大学
IPC: G06F17/50
Abstract: 本发明公开了一种基于混杂算法的模拟电路状态预测方法包括以下步骤:(1)针对具体模拟电路选择多个频率的测试信号输入,间隔提取测试点信号的频谱特征,采取主元成分分析法映射为一维频谱特征;(2)用小波技术进行去噪处理;(3)将一维频谱特征作为原始数据,采用ARMA-GM(1,1)组合模型趋势项进行预测,采用LSSVM模型对非线性项进行预测,将趋势项预测值和非线性项预测值进行叠加得到模拟电路状态预测值。本发明通过选择多个频率的测试信号提取表征故障状态信息的信号的频谱特征,进行降维、去噪,获得原始数据,最后通过混杂算法得到了模拟电路状态预测。通过实验验证,该方法对模拟电路状态预测的精度非常高,能准确地对模拟电路状态进行预测。
-
公开(公告)号:CN101183912A
公开(公告)日:2008-05-21
申请号:CN200710050213.5
申请日:2007-10-11
Applicant: 电子科技大学
IPC: H04J3/16
Abstract: 本发明提供了一种多路信号复用装置,包括多通道有源探头、多通道信号调理电路以及信号选择电路;多通道有源探头将被测的多路信号经信号传输电缆分别送入到多通道信号调理电路中,调理后的多路信号分为两组,一组输出到数字信号采集通道,一组输出到信号选择电路;信号选择电路对输入的多路信号进行选择,将其中的一路或几路信号送入模拟信号采集通道中。本发明使得在测试中不需移动探头连接位置即可方便地同步观察多个数字信号的逻辑时序和波形,信号观察的同步性可以得到更好保证,提高了测试速度。
-
公开(公告)号:CN101150316A
公开(公告)日:2008-03-26
申请号:CN200710121805.1
申请日:2007-09-14
Applicant: 电子科技大学
Abstract: 本发明提供了一种多通道时钟同步方法和系统,本发明的方法主要是利用相位校准原理,相位校准模块以接收到的主设备采样时钟和从设备驱动模块输出的一路采样时钟作为相位校准自动控制输入信号,对主设备的参考时钟进行相位调整,实现了主从设备采样时钟精确同步;本发明的多通道时钟同步系统包括主设备和至少一从设备,本系统还提供了一DSP+FPGA模块用于产生主动同步控制信号,和一控制模式选择模块用于实现了主动和自动控制模式选择。本发明可以实现多通道时钟精确同步,而且时钟系统在自动同步失效时,可以由操作者主动调整主从设备的相位差,达到主从设备再次同步的目的。
-
公开(公告)号:CN101149398A
公开(公告)日:2008-03-26
申请号:CN200710121803.2
申请日:2007-09-14
Applicant: 电子科技大学
Abstract: 本发明公开了一种波形实时显示方法和系统,其方法为采集模块将采集的波形数据经样值存储器送入数字图像处理器,数字图像处理器将采集的波形数据存储在三维数据存储阵列器上,并在三维数据存储阵列器相应的位置上进行标记,再由显示控制模块将波形数据高速的送往后端,或直接进行显示;本系统采用并行的体系结构完成波形捕获和显示功能,突破了数据处理方面的瓶颈。本发明增强了显示更新能力,缩短了数据采集盲区,信号细节、间断事件和信号的动态特性都能采集。
-
公开(公告)号:CN101141122A
公开(公告)日:2008-03-12
申请号:CN200710050214.X
申请日:2007-10-11
Applicant: 电子科技大学
Abstract: 本发明提供了一种脉冲快速沿转换装置,包括正反向阶跃恢复二极管并联构成的脉冲快速沿整形电路,并联的正反向阶跃恢复二极管一端为快速沿脉冲信号输出端,并通过一电阻接待整形的脉冲信号;另一端接到脉冲直流偏置电源端。当阶跃恢复二极管由正向导通进入反向截止时,由于少子效应,阶跃恢复二极管内会有很大的反向电流,当反向电流把二极管内的少子驱散干净时,时间为tq,二极管内的电流迅速趋向反向饱和电流,时间为tt,这样负载上的电压在tq期间不变,在tt时间以内迅速下降或者上升。利用阶跃恢复二极管的阶跃恢复特性,可以大大加速脉冲的上升/下降时间,其时间等于阶跃恢复二极管的反向恢复时间,从而实现对脉冲快速沿整形的目的。
-
公开(公告)号:CN119534994A
公开(公告)日:2025-02-28
申请号:CN202411641650.4
申请日:2024-11-18
Applicant: 电子科技大学
IPC: G01R23/02 , G01R23/165 , G01R35/00
Abstract: 本发明公开了一种宽带数字示波器前端模拟通道的频率响应校正方法,在数字域构建理想的快沿信号以及期望的通道频率响应特性,理想的快沿信号经过期望的频率响应模型后的输出作为快沿信号的期望响应与实际前端模拟通道的快沿响应输出进行时域参数比较,得到各参数偏差,用这些参数偏差对应的偏差修正指示信号对补偿滤波器的频率响应Hc(ejω)的幅频特性和相频特性进行修正,这样就不需要使用昂贵的高采样率、高带宽的高精度取样示波器进行采样来完成宽带示波器前端通道频响的校正。此外,本发明用频率采样法统一设计幅频响应和相频响应的补偿滤波器,最终全部转换为FIR补偿,实现高效简单、且补偿精度高,能够适用于通道幅频特性、相频特性非常不理想的场合。
-
公开(公告)号:CN119375528A
公开(公告)日:2025-01-28
申请号:CN202411457322.9
申请日:2024-10-18
Applicant: 电子科技大学
Abstract: 本发明公开了一种智能示波器的多信息域智能测试方法,先在实时档下对待测信号进行采集并存入DDR中,再通过对DDR中的采集数据进行时频分析,并基于训练过的YOLO神经网络对时频图进行识别,得到时频事件的中心频率和Span参数,根据该参数自适应调节下变频器的混频频率和抽取倍率;通过下变频将采集信号的频谱搬移到基带,同时降低其采样率以实现更高的频率分辨率。
-
公开(公告)号:CN119355363A
公开(公告)日:2025-01-24
申请号:CN202411507626.1
申请日:2024-10-28
Applicant: 电子科技大学
IPC: G01R23/02 , G01R23/167 , G01R13/02
Abstract: 本发明公开了一种数字示波器中载波频率实时测量方法,将输入信号输入至示波器,采样数据经过多级并串转换模块后在并行FFT单元进行FFT变换,获得各个FFT单元的频谱数据;然后通过抛物线拟合方式寻找主频点,筛选出满足要求的主频点并上传至上位机;最后通过上位机画出时间频率趋势图,从而获取到被测信号的频率。
-
-
-
-
-
-
-
-
-