嵌入式同构对称双核RISC微处理器的设计方法

    公开(公告)号:CN101593097A

    公开(公告)日:2009-12-02

    申请号:CN200910022657.7

    申请日:2009-05-22

    Abstract: 嵌入式同构对称双核RISC处理器的设计方法,根据取指单元、译码单元、控制单元以及数据通路内部逻辑模块的相对独立性,通过模块划分构成内核各单元。以32位RISC微结构的内部各模块为IP,并根据需要进行功能扩展,设计32位双核RISC的微结构。采用公共PC寄存器方案,实现了双核取指上的同步性,避免两个核心重复取指或者取指的遗漏;双核采用按序发射的策略,即按照双核的取指顺序来执行,简化了设计;针对两个核心间的数据交换,设计出共享寄存器堆方案,使双核实现了资源的共享以及提高了数据交换的灵活性,避免需要扩展指令集来实现数据的共享,缩短了设计周期;采用流水线控制合并的策略,使得两条流水线统一管理,实现了两条流水线的工作协同性。

    一种共享寄存器相关性消除的实现方法

    公开(公告)号:CN101593096A

    公开(公告)日:2009-12-02

    申请号:CN200910022656.2

    申请日:2009-05-22

    Abstract: 一种共享寄存器相关性消除的实现方法,提供了双核共享寄存器涉及的各种相关性的类别:即根据指令序列读写同一个寄存器的先后次序不同,出现四种数据竞争;提供不同类型相关性的检测机制:当在取指阶段取完指令后放入指令寄存器中,通过比较指令寄存器中的相应的源操作数、目的操作数的编码段完成RAW相关性的检测;提供了各类型相关性的消除机制:提供读读相关RAR(Read After Read)、先写后读相关RAW(Read After Write)、写写相关WAW(Write After Write)、先读后写相关WAR(Write after Read)性消除策略。

    一种单片高频DC-DC转换器
    23.
    发明授权

    公开(公告)号:CN100530919C

    公开(公告)日:2009-08-19

    申请号:CN200710017376.3

    申请日:2007-02-06

    Abstract: 本发明针对现有电压模式控制转换器的动态响应速度和稳定性很难满足快速的负载变化的要求,以及电流模式控制转换器存在轻载效率低等缺点和不足,公开了一种单片高频、高轻载效率、高稳定性、动态响应速度快、基于滑动模式电压控制和电流模式控制相级联的CMOS DC-DC降压转换器。该转换器控制电路的外环为滑动模式电压控制,内环为电流模式控制;驱动电路模块由驱动电路P模块和N模块组成,波形发生器模块输出信号与电流模式控制模块输出的控制信号分别输入到占空比调制模块,由其输出PWM控制信号通过死区控制模块分两路至驱动电路P模块和N模块输入到开关管MP、MN,开关管MP、MN的漏极连接外接元件和负载的等效电路。

    一种参考电压模块及其温度补偿方法

    公开(公告)号:CN100511082C

    公开(公告)日:2009-07-08

    申请号:CN200710017243.6

    申请日:2007-01-16

    Abstract: 本发明针对在标准CMOS工艺条件下,不通过增加工艺成本的方法很难实现高阶温度补偿的问题,公开了一种低温度系数,低噪声,高精度的参考电压模块及其温度补偿方法。参考电压模块包括电流IV#_[bc]产生电路、电流IPTAT产生电路、自启动电路,电流IV#_[bc]产生电路的输出电流IV#_[bc]、电流IPTAT产生电路的输出电流IPTAT分别分两路输出连接到一个高阶电流INL产生电路,该高阶电流INL产生电路的二阶电流INL通过比例系数C1,2输出到一个全差分参考电压电路,电流IV#_[bc]通过比例系数A、电流IPTAT通过比例系数B分别输出连接到全差分参考电压电路。所述温度补偿方法是在高阶电流INL产生电路中进行全温区分段曲率校正,同时在全差分参考电压电路中进行电阻微调。

    半导体掺杂分布的精确测量方法

    公开(公告)号:CN101252098A

    公开(公告)日:2008-08-27

    申请号:CN200810017335.9

    申请日:2008-01-18

    Abstract: 半导体掺杂分布的精确测量方法,在传统KMK方法的测量结果上,考虑耗尽区的影响,通过迭代收敛的修正方法得出真实的掺杂浓度分布,突破了测量精度的限制,利用由数值模拟得到的过渡区多子分布关系式,避免了重复求解泊松方程;提出新的收敛公式有效提高了收敛速度并成功解决了结果的“不收敛”和“不唯一”问题;建立了新的收敛比较标准,省去了C-x转化为C-V的繁复计算过程。整个数据处理步骤清楚,简便易行。

    一种参考电压模块及其温度补偿方法

    公开(公告)号:CN101030085A

    公开(公告)日:2007-09-05

    申请号:CN200710017243.6

    申请日:2007-01-16

    Abstract: 本发明针对在标准CMOS工艺条件下,不通过增加工艺成本的方法很难实现高阶温度补偿的问题,公开了一种低温度系数,低噪声,高精度的参考电压模块及其温度补偿方法。参考电压模块包括电流IVbe产生电路、电流IPTAT产生电路、自启动电路,电流IVbe产生电路的输出电流IVbe、电流IPTAT产生电路的输出电流IPTAT分别分两路输出连接到一个高阶电流INL产生电路,该高阶电流INL产生电路的二阶电流INL通过比例系数C1,2输出到一个全差分参考电压电路,电流IVbe通过比例系数A、电流IPTAT通过比例系数B分别输出连接到全差分参考电压电路。所述温度补偿方法是在高阶电流INL产生电路中进行全温区分段曲率校正,同时在全差分参考电压电路中进行电阻微调。

    轨对轨输入范围的分布式采样保持电路

    公开(公告)号:CN102611451B

    公开(公告)日:2014-12-10

    申请号:CN201210068767.9

    申请日:2012-03-15

    Inventor: 邵志标 张春茗

    CPC classification number: H03M1/1245 H03M1/0646 H03M1/0682 H03M1/361

    Abstract: 本发明公开了一种轨对轨输入范围的分布式采样保持电路,包括轨对轨差分微分预放大器阵列、电阻平均网络、简单采样保持阵列和电容平均网络;所述轨对轨差分微分预放大器阵列包括2NT+1个相同的轨对轨差分微分预放大器,差分输入信号vun+,vin-分别输入到轨对轨差分微分预放大器阵列的同相输入端,等间距的差分参考电压+NTVR,-NTVR,...,+KVR,-KVR,...,0,0,...,-KVR,+KVR,...,-NTVR,+NTVR分别输入到轨对轨差分微分预放大器阵列的反相输入端;所述轨对轨差分微分预放大器阵列的输出与所述电阻平均网络的电阻直接相连的节点连在一起输入到所述简单TH阵列。本发明实现了轨对轨输入范围和共模抑制性能好的高速高精度的分布式采样保持电路。

    一种基于功率谱估计的信号预测折叠内插ADC方法

    公开(公告)号:CN102611450B

    公开(公告)日:2014-11-05

    申请号:CN201210068684.X

    申请日:2012-03-15

    Inventor: 邵志标 张春茗

    CPC classification number: H03M1/208 H03M1/141

    Abstract: 本发明公开了一种基于功率谱估计的信号预测折叠内插ADC方法,包括NF=Ncoarse+Nfine位流水线折叠插值ADC、基于功率谱估计的信号预测单元、数模转换器和减法单元;所述流水线折叠插值ADC包括前端单个采样保持电路、分布式采样保持电路、模拟折叠预处理电路、细量化ADC和粗量化ADC;SDR接收系统模拟前端的ADC的输入信号x(t)由来自不同标准、波段、模式的经ADC模拟前端处理的调制信号组成,x(t)覆盖不同的频谱并且具有不同的信号功率。本发明解决了ADC的精度和速度边界问题,提升ADC的输入动态范围,满足SDR接收机对高性能ADC的要求。

    用于浮点加法器的舍入预测方法

    公开(公告)号:CN103455305A

    公开(公告)日:2013-12-18

    申请号:CN201310379718.1

    申请日:2013-08-27

    Inventor: 邵志标 李凌浩

    Abstract: 本发明公开了一种可以改进加法器性能的用于浮点加法器的舍入预测方法。利用该方法实现的舍入预测单元同加法器的尾数加法器并行工作,产生包含舍入信息的规格化移位控制信号和尾数调整控制信号。后序单元利用规格化移位控制信号对尾数和与指数进行调整,可以得到包含舍入进位信息的规格化结果;再利用尾数调整控制信号对移位后的尾数进行调整,即可得到加法器最终结果。因此,采用此种预测单元的加法器,成功的将“符号确定”和“舍入”操作归入“规格化”操作中,减少加法器中的两级“消耗时间”的操作。该单元的面积以及关键路径延迟并不随着其所处理的操作数精度的增大而增加,因此它特别适用于高精度的加法器以及通过超大规模集成电路实现。

    一种基于功率谱估计的信号预测折叠内插ADC方法

    公开(公告)号:CN102611450A

    公开(公告)日:2012-07-25

    申请号:CN201210068684.X

    申请日:2012-03-15

    Inventor: 邵志标 张春茗

    CPC classification number: H03M1/208 H03M1/141

    Abstract: 本发明公开了一种基于功率谱估计的信号预测折叠内插ADC方法,包括NF=Ncoarse+Nfine位流水线折叠插值ADC、基于功率谱估计的信号预测单元、数模转换器和减法单元;所述流水线折叠插值ADC包括前端单个采样保持电路、分布式采样保持电路、模拟折叠预处理电路、细量化ADC和粗量化ADC;SDR接收系统模拟前端的ADC的输入信号x(t)由来自不同标准、波段、模式的经ADC模拟前端处理的调制信号组成,x(t)覆盖不同的频谱并且具有不同的信号功率。本发明解决了ADC的精度和速度边界问题,提升ADC的输入动态范围,满足SDR接收机对高性能ADC的要求。

Patent Agency Ranking