-
公开(公告)号:CN103098376B
公开(公告)日:2016-06-22
申请号:CN201180042282.6
申请日:2011-09-01
Applicant: 夏普株式会社
IPC: H03K17/687 , G09G3/20 , H01L21/768 , H01L23/522 , H03K17/06 , H03K19/0175
CPC classification number: H03K17/687 , G09G3/3677 , G09G2300/0426 , G09G2310/0286 , H01L27/124 , H01L27/1255 , H03K3/356008 , H03K3/356026 , H03K19/01714
Abstract: 本发明涉及一种至少包括一个晶体管的晶体管电路,晶体管(Tr1)与电源布线(33)的连接部中的至少一部分由构成该晶体管(Tr1)的沟道的材料来形成。由此,能够减小晶体管电路的电路面积。
-
公开(公告)号:CN103036548B
公开(公告)日:2016-01-06
申请号:CN201210242283.1
申请日:2008-08-20
Applicant: 夏普株式会社
IPC: H03K17/687 , G09G3/36
CPC classification number: G09G3/3677 , G09G2300/0408 , G09G2300/0426 , G09G2310/0289 , G11C19/28 , H01L27/124 , H03K17/161 , H03K17/162 , H03K17/687
Abstract: 包括n沟道型的多个晶体管的电路(10)具备:漏极端子被输入输入信号、从源极端子输出输出信号的晶体管(T1)和漏极端子被输入控制信号(D)、源极端子连接到晶体管(T1)的栅极端子的晶体管(T2)。晶体管(T2)的栅极端子和晶体管(T2)的源极端子相互连接。由此,提供包括相同导电型的晶体管的、能够降低噪声的影响的半导体装置和具备该半导体装置的显示装置。
-
公开(公告)号:CN104956427A
公开(公告)日:2015-09-30
申请号:CN201480005103.5
申请日:2014-01-14
Applicant: 夏普株式会社
CPC classification number: G09G3/3688 , G02F1/13454 , G09G3/3648 , G09G2300/0426 , G09G2300/0452 , G09G2300/0809 , G09G2310/0235 , G09G2310/0297
Abstract: 本发明的一个形态所涉及的显示装置的多路分配器电路(12)包括信号输入线(Vn)、控制线(BSW、GSW、RSW)、以及采样用晶体管(13R2、13G2、13B1)。与一根信号输入线相连接的采样用晶体管包含第一、第二采样用晶体管,第一采样用晶体管(13B1)包括:分叉成第一支部(17a)和第二支部(17b)的控制电极(17);配置在第一支部(17a)和第二支部(17b)之间的输入电极(15)和输出电极(18)中的某一方、以及配置在第一支部(17a)和第二支部(17b)的外侧的输入电极(15)和输出电极(18)中的另一方。
-
公开(公告)号:CN102804250B
公开(公告)日:2015-08-19
申请号:CN201080024456.1
申请日:2010-02-24
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3614 , G09G3/3655 , G09G2300/0852 , G09G2300/0876 , G09G2310/0286
Abstract: 在进行CC驱动的显示驱动电路中,与移位寄存器的各级(SR)相对应地各设置1个保持电路(CSL),并且在各闩锁电路(CSL)输入极性信号CMI,在第n级移位寄存器(SRn)生成的内部信号Mn(CSRn)成为有效时,与第n级相对应的闩锁电路(CSLn)取入并保持极性信号CMI,作为扫描信号,将第n级移位寄存器的输出信号(SRBOn)供给到与第(n+1)级相对应的像素上连接的栅极线(GLn+1)的,并且作为CSOUTn,将与第n级相对应的闩锁电路(CSLn)的输出供给到和与第n级相对应的像素的像素电极形成电容的CS总线,从而,在CC驱动中能够在不增大电路面积的情况下消除发生使影像信号显示开始的第一帧中的横线。
-
公开(公告)号:CN102460558B
公开(公告)日:2015-01-21
申请号:CN201080026836.9
申请日:2010-03-18
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3614 , G09G3/3655 , G09G2310/0245 , G09G2310/0286 , G09G2310/063 , G09G2320/0233 , G09G2330/026 , G09G2330/027 , G11C19/28 , H03K3/356182
Abstract: 一种移位寄存器,其在进行多根信号线的同时选择的显示驱动电路中使用,该移位寄存器在各级中包括:具有初始化用端子(INITB)的触发器(FF);和被输入同时选择信号(AONB信号)并使用上述触发器的输出(Q、QB)生成本级的输出信号(OUTB)的信号生成电路,各级的输出信号(OUTB)通过同时选择信号(AONB)的有效化DMJ成为有效并在进行同时选择的期间为有效,触发器的初始化用端子(INITB)、置位用端子(SB)和复位用端子(R)为有效的期间,该触发器(FF)的输出(Q、QB)成为无效,向该触发器的初始化用端子(INITB)输入同时选择信号(AONB信号)。由此能够实现能够将各种驱动器小型化的移位寄存器。
-
公开(公告)号:CN102460559B
公开(公告)日:2014-04-02
申请号:CN201080026979.X
申请日:2010-03-18
Applicant: 夏普株式会社
Abstract: 在移位寄存器的各级具备被输入初始化用信号(INITB)的置位复位型触发器、被输入同时选择信号(AONB)且利用上述触发器的输出(Q)生成本级的输出信号(OUT)的信号生成电路,在初始化用信号(INITB)为有效时,无论置位用信号(SB)和复位用信号(R)各自为有效还是无效,上述触发器的输出(Q)都成为无效,上述初始化用信号(INITB)在上述同时选择结束前设为有效,在结束后设为无效。这样,在以规定的定时进行多个信号线的同时选择的显示驱动电路中,能够使同时选择结束后的移位寄存器的动作稳定化。
-
公开(公告)号:CN101965607B
公开(公告)日:2013-08-14
申请号:CN200880113850.5
申请日:2008-08-21
Applicant: 夏普株式会社
CPC classification number: G09G3/3655 , G09G3/3614 , G09G3/3677 , G09G2300/0876 , G09G2310/0286 , G09G2320/0209 , G09G2320/0219 , G11C19/184
Abstract: 一种辅助电容配线驱动电路,驱动有源矩阵型的显示装置的辅助电容配线,由扫描信号线驱动电路的输出来驱动,其特征在于:生成输出级的前级的信号电压的、高电位侧的电源电压(VDD)和低电位侧的电源电压(VSS)中的至少一方(VSS)不同于扫描信号线驱动电路所对应的逻辑电平侧的电源电压(GVSS)。由此,实现即使接收到来自扫描信号线的噪声也能够避免误动作的辅助电容配线驱动电路和具备它的显示装置。
-
公开(公告)号:CN101779233B
公开(公告)日:2013-07-03
申请号:CN200880103423.9
申请日:2008-07-14
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3614 , G09G3/3655 , G09G2300/0876 , G09G2310/08 , G09G2320/0219 , G09G2320/0233 , G09G2330/026
Abstract: 本发明提供一种显示驱动电路及显示驱动方法,所述显示驱动电路包括:栅极线驱动电路,所述栅极线驱动电路输出用于在对上述各行依次分配的水平扫描期间中使该行的开关元件导通的栅极信号(G1、G2、G3、…);源极总线驱动电路,所述源极总线驱动电路输出与各行的水平扫描期间同步发生极性反转的、在同一行的相邻水平扫描期间中极性发生逆转的源极信号(S);以及CS总线驱动电路,所述CS总线驱动电路在各行的水平扫描期间之后,输出将电位向着根据该水平扫描期间中的源极信号(S)的极性而决定的方向(低电平→高电平或者高电平→低电平)进行切换的CS信号(CS1、CS2、CS3、…),CS总线驱动电路在第一帧中输出该CS信号,使得该行的开关元件从导通切换至截止的时刻的CS信号的电位在相邻的行中互不相同。由此,在以线反转驱动为前提的CC驱动中,可消除在开始视频信号的显示的第一帧中的横条纹的发生。
-
公开(公告)号:CN102804253A
公开(公告)日:2012-11-28
申请号:CN201080026970.9
申请日:2010-03-18
Applicant: 夏普株式会社
Abstract: 一种移位寄存器,在使用同时选择信号(AONB)信号来进行多个信号线的同时选择的显示驱动电路中使用,上述移位寄存器的各级包括:置位复位型的触发器;和有选择地获取与该触发器的输出相应的信号来生成本级的输出信号的信号生成电路,上述移位寄存器的各级的输出信号(例如OUTn信号)通过同时选择信号的有效化而变得有效,在进行上述同时选择的期间中有效,上述触发器的输出(Qn信号),在置位用信号(SBn)和复位用信号(Rn)均有效的期间中无效(Low)。这样,能够迅速地进行所有信号线的同时选择和移位寄存器的初始化。
-
公开(公告)号:CN101878592B
公开(公告)日:2012-11-07
申请号:CN200880118024.X
申请日:2008-08-26
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3655 , G09G2310/0286 , G09G2310/0289 , G09G2310/0291 , G11C19/184 , G11C19/28 , H03K17/063 , H03K17/165 , H03K17/693
Abstract: 包括n沟道型的多个晶体管的电路(10)具备:漏极端子被施加VDD、栅极端子被输入输入信号(IN)的晶体管(T1);漏极端子被施加VDD、源极端子连接到输出端子(OUT)、栅极端子连接到晶体管(T1)的源极端子的晶体管(T2);以及设置在节点(n1)与输入时钟信号的时钟端子(CK)之间的电容(C1)。输入到时钟端子(CK)的时钟信号的频率高于从输出端子(OUT)输出的输出信号的频率。由此,提供包括相同导电型晶体管的、能够防止电位电平的降低并输出稳定的信号的半导体装置和具备该半导体装置的显示装置。
-
-
-
-
-
-
-
-
-