-
公开(公告)号:CN104378103B
公开(公告)日:2017-08-04
申请号:CN201410473366.0
申请日:2014-09-16
Applicant: 哈尔滨工业大学(威海)
IPC: H03K19/20
Abstract: 双轨预充电逻辑单元结构,属于电路电子领域,本发明为解决在面积开支不大的情况下,有效解决提前传播效应的问题。本发明与‑与非逻辑包括单轨与逻辑电路和单轨与非逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号a、b和单轨与逻辑电路的输出信号y为输入信号a和b的与逻辑结果;单轨与非逻辑电路的输出信号为输入信号a和b的与非逻辑结果;或‑或非逻辑包括单轨或逻辑电路和单轨或非逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号a、b和单轨或逻辑电路的输出信号y为输入信号a和b的或逻辑结果;单轨或非逻辑电路的输出信号为输入信号a和b的或非逻辑结果。
-
公开(公告)号:CN104333362B
公开(公告)日:2017-07-04
申请号:CN201410470485.0
申请日:2014-09-16
Applicant: 哈尔滨工业大学(威海)
IPC: H03K17/687
Abstract: 本发明涉及一种同或‑异或双轨预充电逻辑单元,属于电路电子领域,本发明包括单轨异或逻辑电路和与之互补的单轨同或逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号、、和;单轨异或逻辑电路的输出信号为输入信号和的异或逻辑结果;单轨同或逻辑电路的输出信号为输入信号和的同或逻辑结果。本发明在面积开支不大的情况下,能够有效地平衡逻辑单元内部节点的功耗,消除内部节点的记忆效应,有效地解决同或‑异或双轨预充电逻辑单元的提前传播效应的问题,实现安全有效的同或‑异或逻辑。
-
公开(公告)号:CN103198251B
公开(公告)日:2015-07-08
申请号:CN201310103424.6
申请日:2013-03-28
Applicant: 哈尔滨工业大学(威海)
Abstract: 本发明提出了一种基于神经网络的硬件木马芯片识别方法,解决了现有识别方法中需人工观察,效率低的问题,实现了硬件木马芯片识别的智能化。该方法包含以下步骤:首先获取所有待检测芯片的侧信道信息并对其进行数据预处理;选取部分待检测芯片进行反剖分析,确定反剖芯片是否含有硬件木马;利用不含硬件木马的反剖芯片经预处理之后的侧信道信息建立芯片特征空间;将所有待检测芯片经预处理后的侧信道信息矩阵投影到该特征空间,得到侧信道信息特征数据矩阵;利用反剖芯片的侧信道信息特征数据及相应的目标输出值建立并训练神经网络;将测试芯片的侧信道信息特征数据送入到已训练完成的神经网络进行判别输出,实现对硬件木马芯片的识别。
-
公开(公告)号:CN104378103A
公开(公告)日:2015-02-25
申请号:CN201410473366.0
申请日:2014-09-16
Applicant: 哈尔滨工业大学(威海)
IPC: H03K19/20
Abstract: 双轨预充电逻辑单元结构,属于电路电子领域,本发明为解决在面积开支不大的情况下,有效解决提前传播效应的问题。本发明与-与非逻辑包括单轨与逻辑电路和单轨与非逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号a、、b和;单轨与逻辑电路的输出信号y为输入信号a和b的与逻辑结果;单轨与非逻辑电路的输出信号为输入信号a和b的与非逻辑结果;或-或非逻辑包括单轨或逻辑电路和单轨或非逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号a、、b和;单轨或逻辑电路的输出信号y为输入信号a和b的或逻辑结果;单轨或非逻辑电路的输出信号为输入信号a和b的或非逻辑结果。
-
公开(公告)号:CN113470715B
公开(公告)日:2022-11-25
申请号:CN202110821028.1
申请日:2021-07-20
Applicant: 哈尔滨工业大学(威海) , 山东交通学院 , 中国科学院微小卫星创新研究院
Abstract: 一种应用MTJ的全减器,解决了现有在实现对全减器的MTJ随时写入时,在电源电压方向增加MOS管的方式导致写入功耗增大的问题,属于电子电路技术领域。本发明的一种应用MTJ的全减器,所述全减器包括1位全减器、两个写入电路和两个时钟逻辑控制电路;两个时钟逻辑控制电路输出的时钟信号同时发送两个写入电路;时钟逻辑控制电路均采用或非门电路实现;所述时钟逻辑控制电路的三个输入包括全减器工作时钟、正/反向写入的使能控制信号和正/反向写入的输入时钟信号。本发明通过加入控制门对写入电路的时钟进行控制,减少了写入电路时钟电源电压方向MOS管数量,达到降低写入功耗的目的。
-
公开(公告)号:CN115342901A
公开(公告)日:2022-11-15
申请号:CN202211276210.4
申请日:2022-10-19
Applicant: 哈尔滨工业大学(威海)
Abstract: 本申请属于水声测量及半导体器件技术领域,提供一种压电器件及其制备方法,所述压电器件包括第一压电模块、第二压电模块及导电平板;所述第一压电模块包括带有第一基底的第一阵列,所述第一阵列包括多个具有第一高度的第一压电柱;所述第二压电模块包括带有第二基底的第二阵列,所述第二阵列包括多个具有第二高度的第二压电柱;所述第一基底与所述第二基底的电极性相同,所述第一阵列的端面与所述第二阵列的端面对向地固定连接至导电平板的两侧。本申请提供的压电器件,采用对向堆叠的压电柱阵列,能够在保持压电器件截面尺寸不变的情况下全面地提升压电器件的灵敏度,有利于对极微弱的水声信号的识别。
-
公开(公告)号:CN108599920A
公开(公告)日:2018-09-28
申请号:CN201810555671.2
申请日:2018-05-31
Applicant: 哈尔滨工业大学(威海)
IPC: H04L9/00
CPC classification number: H04L9/004
Abstract: 一种故障攻击检测电路及故障攻击防护方法,涉及密码算法领域。解决了现有技术中无法对安全芯片中基于piccolo算法的轮函数模块进行攻击检测及故障防护的问题。检测电路包括5个检测模块,且5个检测模块对基于piccolo算法的轮函数模块中的两个F函数模块、两个异或运算器和轮置换RP函数模块进行检测,及其对基于piccolo算法的轮函数模块中的两个F函数模块、两个异或运算器和轮置换RP函数模块所在的数据传输支路进行检测。本发明主要对由基于piccolo算法的轮函数模块构成的智能卡设备的攻击故障进行检测。
-
公开(公告)号:CN106778015A
公开(公告)日:2017-05-31
申请号:CN201611248027.8
申请日:2016-12-29
Applicant: 哈尔滨工业大学(威海)
IPC: G06F19/00
CPC classification number: G16B50/00
Abstract: 本发明公开一种基于云平台中FPGA异构加速基因计算方法,通过算法分析,将基因计算区分为用计算机处理器计算慢部分和计算机处理器计算快部分,计算慢部分采用硬件加速,计算快部分采用软件加速,软件加速部分通过云平台实现,硬件加速部分下载到云平台提供的FPGA来实现,最后综合异构加速结果,实现加速。本发明采用通用计算平台和FPGA共同使用的异构计算,相比单一处理单元,FPGA能够通过改变硬件连接关系来达到硬件结构与计算的最优结合,速度更快;相比只使用FPGA的计算而言,异构计算使两种结构的处理单元都能发挥各自的长处,比单一种类处理单元效果更好,在通信接口方面进行加强后增加一次传输的数据量,减少传输次数,更能提高整体的加速效果。
-
公开(公告)号:CN105891700A
公开(公告)日:2016-08-24
申请号:CN201610398486.8
申请日:2016-06-07
Applicant: 哈尔滨工业大学(威海)
CPC classification number: G01R31/2881 , G08C17/02
Abstract: 本发明公开了一种模拟太空特殊环境的集成电路辐射故障检测系统,包括待测集成电路,其特点在于设有辐射源模拟组件、无线发射模块、无线接收模块和上位机,辐射源模拟组件影响待测集成电路,待测集成电路与无线发射模块相连,并将信息发送出去,再由无线接收模块接收并上传给上位机进行结果分析,达到实现远程监控检测的功能,本发明由于采用上述结构和方法,具有模拟效果显著、检测精确、安全无辐射等优点。
-
公开(公告)号:CN103198251A
公开(公告)日:2013-07-10
申请号:CN201310103424.6
申请日:2013-03-28
Applicant: 哈尔滨工业大学(威海)
Abstract: 本发明提出了一种基于神经网络的硬件木马芯片识别方法,解决了现有识别方法中需人工观察,效率低的问题,实现了硬件木马芯片识别的智能化。该方法包含以下步骤:首先获取所有待检测芯片的侧信道信息并对其进行数据预处理;选取部分待检测芯片进行反剖分析,确定反剖芯片是否含有硬件木马;利用不含硬件木马的反剖芯片经预处理之后的侧信道信息建立芯片特征空间;将所有待检测芯片经预处理后的侧信道信息矩阵投影到该特征空间,得到侧信道信息特征数据矩阵;利用反剖芯片的侧信道信息特征数据及相应的目标输出值建立并训练神经网络;将测试芯片的侧信道信息特征数据送入到已训练完成的神经网络进行判别输出,实现对硬件木马芯片的识别。
-
-
-
-
-
-
-
-
-