-
公开(公告)号:CN106569249B
公开(公告)日:2019-04-30
申请号:CN201610899891.8
申请日:2016-10-14
Applicant: 北京空间机电研究所
Inventor: 倪建军 , 董龙 , 龚志鹏 , 王建宇 , 荣鹏 , 于双江 , 李强 , 张磊 , 苏浩航 , 程甘霖 , 尹帅 , 黄竞 , 闫静纯 , 富帅 , 顾晨跃 , 郭宇琨 , 王鑫 , 周滕
IPC: G01T1/24
Abstract: 本发明公开了一种星载Si‑APD探测器反向偏压自动调节装置及方法,包含:FPGA、温度传感器、数字电位计、高压电源模块以及S1、S2……、Sn等多个Si‑APD探测器模块。每个Si‑APD探测器模块构成均完全一样,均由滑动变阻器Radj、电阻R1、电阻R2、电容C1、Si‑APD(硅雪崩二极管)探测器组成。正常工作前,在实验环境中会对每一个Si‑APD探测器的偏压范围进行测量确定,并求出反向偏压随温度变化的拟合曲线。根据拟合曲线计算滑动变阻器的分压系数及数字电位计随温度变化的反馈值。本发明解决了同类型探测器由于工艺、制造等因素带来的不同偏压需求所带来的问题,从而实现星载Si‑APD探测器反向偏压自动调节装置的轻量化与小型化。
-
公开(公告)号:CN109257513A
公开(公告)日:2019-01-22
申请号:CN201710571060.2
申请日:2017-07-13
Applicant: 北京空间机电研究所
CPC classification number: H04N1/00095 , H04N7/10
Abstract: 一种基于SerDes的遥感图像传输系统和方法,通道选择模块接收外部多个通道的CCD数字图像信号,根据时序控制模块输出的通道选择信号,从多个通道数据之中选择一个通道的数据送至协议帧模块;时序控制模块根据外部输入时钟产生系统所需时钟及复位信号;计时模块在复位结束后进行计时;握手同步模块在计时模块计时的过程中产生同步握手信号,以建立链路通信;协议数据帧模块将选择出的通道数据按照约定的传输协议进行整理组包,得到数据帧;数据发送模块将数据帧根据8B/10B编码,之后将并行数据转化为串行数据进行发送;数据接收模块则将串行数据转化为并行数据,之后根据相应的解码规则进行解码。
-
公开(公告)号:CN104076896B
公开(公告)日:2016-09-21
申请号:CN201410286180.4
申请日:2014-06-24
Applicant: 北京空间机电研究所
IPC: G06F1/26
Abstract: 一种高等级DDR供电电路,通过在高等级LDO电源转换芯片地管脚与电路板地平面间添加并联电阻,抬高高等级LDO电源转换芯片地管脚相对于电路板地平面的参考电平,从而将高等级LDO电源转换芯片输出电平抬高为所需电平,高等级LDO电源转换芯片输出电平通过两对磁珠隔离为DDR_VTT和DDR_VREF输出给下级电路。该发明方法应用于工业级以上高等级(军级、宇航级)DDR的VREF、VTT电源供配电设计,通过该发明方法,可以使用通用高等级LDO电源转换芯片完成基于高等级DDR的硬件电路设计,解决了因为缺少高等级专用DDR供电电源芯片从而无法完成高等级DDR的VREF、VTT供配电设计的问题。
-
公开(公告)号:CN104836573A
公开(公告)日:2015-08-12
申请号:CN201510218263.4
申请日:2015-04-30
Applicant: 北京空间机电研究所
Abstract: 一种超大面阵CMOS相机多路高速信号的同步时钟系统,包括工作晶振、参考晶振、T个压控晶振、可编程逻辑器件FPGA、T个带锁相环功能的时钟管理芯片、T个环路滤波器,T为正整数,每一个时钟管理芯片与一个参考晶振、压控晶振构、环路滤波器构成一个锁相环;对于每一个锁相环,根据输入的分频控制量,对压控晶振的输出频率进行分频,产生R+1路数据同步时钟。本发明系统采用一个参考晶振输出同源参考频率,这样可以输出T*R路相位一致的同步时钟,解决多路信号的时钟同步问题;同时,采用时钟管理芯片为FPGA提供工作时钟并用对应的时钟处理相应的图像数据,可以保证FPGA的输出时钟和数据相位的完全同步。
-
公开(公告)号:CN104267638A
公开(公告)日:2015-01-07
申请号:CN201410484193.2
申请日:2014-09-19
Applicant: 北京空间机电研究所
IPC: G05B19/042
CPC classification number: G05B19/042
Abstract: 本发明公开了一种基于时钟管理器和FPGA的串行/解串器时钟源,其工作原理为:FPGA接收背板传输来的主备份时钟信号,由于所采用时钟管理器本身的特点,上电后,FPGA可以输出主备份的时钟信号给第一时钟管理器和第二时钟管理器,第一时钟管理器和第二时钟管理器配置成功后,可以输出同相或不同相位频率的时钟,本发明中FPGA输出8路时钟信号给SerDes,第一时钟管理器和第二时钟管理器输出共8路时钟信号给SerDes,FPGA输出的时钟与两片时钟管理器输出的时钟构成主备份关系,实际工作中可以根据调试结果选择最终的时钟来源,方便设计的灵活性、提高设计的可靠性。
-
公开(公告)号:CN101420538B
公开(公告)日:2010-06-30
申请号:CN200810239744.3
申请日:2008-12-17
Applicant: 北京空间机电研究所
IPC: H04N5/335
Abstract: 空间多光谱线阵CCD遥感器成像电路系统,包括焦面驱动单元、图像处理单元、图像合成单元、控制单元,焦面驱动单元中的CCD遥感器对地成像并将所成遥感图像的光学信号按不同光谱分段转换为电信号后送至图像处理单元;图像处理单元对电信号进行放大滤波,并将电信号经输入电平嵌位、相关双采样与暗电平去除、A/D转换后送至图像合成单元;图像合成单元对图像信号进行数据格式转换,将并行信号转换为串行信号,对串行信号和控制单元传来的输出接口的同步时钟与位时钟进行数据电平转换,将TTL电平转换为LVDS电平后输出;控制单元为其余三个单元提供时钟控制信号。本发明采用集中控制方法,可有效解决多个谱段、多个单元电路同步工作的问题。
-
公开(公告)号:CN203014805U
公开(公告)日:2013-06-19
申请号:CN201220681007.0
申请日:2012-12-06
Applicant: 北京空间机电研究所
IPC: H04B1/74
Abstract: 本实用新型一种LVDS信号主备交叉输出电路,根据LVDS信号主备交叉备份电路的功能要求及特点,采用单端信号经接插件交叉传输、LVDS差分信号主备本板(主板或备板)短接输出的方式,有效保证信号传输的质量,解决了LVDS信号主备交叉输出速率受信号质量影响的问题,同时提高了信号传输频率,减少了接插件上信号传输的数量。本实用新型电路还采用主备信号完全独立的传输器件及链路,提高了电路的可靠性。
-
公开(公告)号:CN201322804Y
公开(公告)日:2009-10-07
申请号:CN200820124418.3
申请日:2008-12-05
Applicant: 北京空间机电研究所
IPC: G01S7/489
Abstract: 空间多光谱遥感器CCD模拟信号处理电路,信号输入端依次经电阻R1、电阻R2、电阻R3与运算放大器的正向输入端相连,电阻R1和电阻R2的连接点通过电阻R4与参考电位相连,电阻R2和电阻R3的连接点通过电容C1与运算放大器的输出端相连,运算放大器的正向输入端还通过电容C2与参考电位相连,运算放大器的负向输入端通过电阻R6与参考电位相连,运算放大器的负向输入端还通过电阻R5与运算放大器的输出端相连,运算放大器的输出端通过电阻R7与信号输出端相连,信号输出端还通过电阻R8与参考电位相连。本实用新型结构简单,可以完成对增益和带宽的调节,滤除有用信号中的噪声信息,为后级提供质量优良的输入。
-
公开(公告)号:CN202710054U
公开(公告)日:2013-01-30
申请号:CN201220297032.9
申请日:2012-06-18
Applicant: 北京空间机电研究所
IPC: G01C11/02
Abstract: 一种空间遥感相机信号处理电路,包括1片放大器芯片、1片AD模数转换芯片、1片FPGA芯片以及相应的电阻和电容。本信号处理电路通过放大器芯片对输入端CCD模拟信号进行滤波、放大、隔直处理后输出到AD模数转换芯片,AD模数转换芯片对该CCD模拟信号进行模拟-数字量转化,量化后数字信号采用LVDS数据传输方式输入到FPGA芯片进行后续处理,由FPGA输出处理后的数据。根据实际需要通过增加芯片的数量,可以实现同时处理多路CCD模拟信号输入的情况。采用本实用新型信号处理电路可以大幅提高相机电路系统的可靠性,数据传输具有高抗干扰能力。
-
公开(公告)号:CN201360248Y
公开(公告)日:2009-12-09
申请号:CN200920105541.5
申请日:2009-02-24
Applicant: 北京空间机电研究所
Abstract: 空间多光谱遥感器图像数据格式并串转换电路,通过两片74LS166(或54LS166)芯片将成像电路输出的16位并行数据转换为16位串行数据后输出,满足了卫星数传分系统对数据格式的要求。通过数据的并串转换可以减小电路板并行传输的数据串扰问题,提高了传输信号质量,减少了外部的连接电缆数量,从而提高了系统的可靠性及数据传输的可靠性。
-
-
-
-
-
-
-
-
-