-
公开(公告)号:CN1885721A
公开(公告)日:2006-12-27
申请号:CN200610094589.1
申请日:2006-06-21
Applicant: 三星电子株式会社
CPC classification number: H03L7/0995 , H03K3/0315 , H03K5/133 , H03L7/089 , H03L7/0891 , H03L7/093
Abstract: 一种锁相环电路和锁定相位的方法。该锁相环电路可以包括:相位检测器,其接收外部时钟信号和反馈时钟信号,并且当外部时钟信号的相位领先于反馈时钟信号的相位时输出上升信号,而当外部时钟信号的相位落后于反馈时钟信号的相位时输出下降信号;环路滤波器电路,其响应于该上升信号提高控制电压,并且响应于该下降信号而降低控制电压;以及压控振荡器,其接收控制电压,并且直接产生至少n(其中n是大于等于4的整数)个内部时钟信号。该锁相环电路还可以包括压控振荡器电路,压控振荡器电路包括至少四个环路,接收控制电压,并且产生多个内部时钟信号。
-
公开(公告)号:CN1956333B
公开(公告)日:2012-06-06
申请号:CN200610142811.0
申请日:2006-10-26
Applicant: 三星电子株式会社
CPC classification number: H03K5/1565 , H03K2005/00052 , H03L7/08 , H03L7/0812 , H03L7/0891
Abstract: 本发明提供了半导体器件和生成时钟信号的方法,其中,锁相环(PLL)或延迟锁定环(DLL)包含占空比校正电路(DCC),占空比校正电路(DCC)含有共享电荷泵和多个放大部分。多个放大部分生成内部时钟信号。共享电荷泵响应内部时钟信号,调整控制信号VC的电压电平,和将控制信号VC提供给每个放大部分。
-
公开(公告)号:CN1983440B
公开(公告)日:2010-05-19
申请号:CN200610171915.4
申请日:2006-09-11
Applicant: 三星电子株式会社
IPC: G11C7/10
CPC classification number: G11C7/1078 , G11C7/1084 , G11C2207/2254
Abstract: 在一个实施例中,输入电路包括接收电路,其基于差分数据信号对而产生数据信号。检测电路检测在该差分数据信号对之间的偏移电压,并且调整电路基于检测到的偏移电压,调整该接收电路的操作,以减小该检测到的偏移电压的幅度。
-
公开(公告)号:CN101141549A
公开(公告)日:2008-03-12
申请号:CN200710110055.8
申请日:2007-06-19
Applicant: 三星电子株式会社
CPC classification number: H03M1/1245
Abstract: 为了对诸如图像传感器的信号处理,CDS(相关双采样)单元根据在预定节点处产生的第一输入信号集,产生第一CDS信号。此外,当CDS单元产生第一CDS信号时,转换单元并发地将第二CDS信号转换为各自的转换信号。第二CDS信号根据先前在预定节点处产生的第二输入信号集确定。
-
公开(公告)号:CN1327613C
公开(公告)日:2007-07-18
申请号:CN200410075122.3
申请日:2004-08-31
Applicant: 三星电子株式会社
Inventor: 金圭现
IPC: H03K3/037 , G11C11/4076
CPC classification number: H03K3/0315 , H03K3/012 , H03K3/0322
Abstract: 本发明提供了一种环形振荡器,该环形振荡器具有形成第一回路的第一逻辑电路。该环形振荡器还具有形成第二回路的第二逻辑电路,从而相位插入发生在该第一和该第二回路公共的结点处。该相位插入导致具有高频率的输出信号。
-
公开(公告)号:CN1983440A
公开(公告)日:2007-06-20
申请号:CN200610171915.4
申请日:2006-09-11
Applicant: 三星电子株式会社
IPC: G11C7/10
CPC classification number: G11C7/1078 , G11C7/1084 , G11C2207/2254
Abstract: 在一个实施例中,输入电路包括接收器电路,其基于差分数据信号对而产生数据信号。检测电路检测在该差分数据信号对之间的偏移电压,并且调整电路基于检测到的偏移电压,调整该接收器的操作,以减小该检测到的偏移电压的幅度。
-
公开(公告)号:CN1956329A
公开(公告)日:2007-05-02
申请号:CN200610163567.6
申请日:2006-10-26
Applicant: 三星电子株式会社
Inventor: 金圭现
CPC classification number: G06F1/04 , H03K5/133 , H03K5/1504 , H03K5/151 , H03L7/0812 , H03L7/0814 , H03L7/0891
Abstract: 产生时钟信号的时钟产生电路和方法。时钟产生电路包括直接接收外部时钟信号并且输出反相外部时钟信号的反相器、串联地设置的M个(其中,M是≥1的整数)回路,第一回路接收反相外部时钟信号,N个回路中的每一个具有n个(其中,n是≥2的整数)节点,M-1个回路中的每一个产生n个中间内部时钟信号,每个中间内部时钟信号位于n个节点中的相应的一个处,其中,n个中间内部时钟信号的频率是外部时钟信号与反相外部时钟信号的频率的倍数;以及n组反相器,每组反相器包括M-1个串联连接的反相器,M-1个反相器中的每一个从前一个回路中接收相应的中间内部时钟信号并且向下一个回路输出相应的中间内部时钟信号。
-
公开(公告)号:CN1767064A
公开(公告)日:2006-05-03
申请号:CN200510098140.8
申请日:2005-09-08
Applicant: 三星电子株式会社
IPC: G11C11/4091 , G11C11/417 , G11C7/06 , H03F3/45
CPC classification number: G11C7/065 , H03F3/45188 , H03F3/45636 , H03F2203/45318 , H03F2203/45438 , H03K5/2481 , H03K5/249
Abstract: 一种读出放大器,包括:具有差分输入器件的第一放大器和用于差分输入器件的负载反相器,该负载反相器在锁存配置中交叉耦合。该读出放大器还包括:耦合到第一放大器的第二放大器,并且所述第二放大器包括在锁存配置中交叉耦合的锁存反相器。甚至在低共模参考电压情况下,在第一和第二放大器中的双反相器锁存动作也提高响应速度。
-
-
-
-
-
-
-