-
公开(公告)号:CN1892890B
公开(公告)日:2011-07-06
申请号:CN200610101174.2
申请日:2006-07-05
Applicant: 三星电子株式会社
CPC classification number: G11C7/1051 , G11C5/066 , G11C7/1063 , G11C7/1066 , G11C7/1078 , G11C7/109 , G11C7/1093
Abstract: 一种数据输入和数据输出控制装置和方法,其中在外部输入时钟的一个时钟内,可以存取由m(2n+k)位组成的多个写入或读取数据(其中,m、n和k都是整数)。
-
公开(公告)号:CN1972129A
公开(公告)日:2007-05-30
申请号:CN200610171948.9
申请日:2006-11-14
Applicant: 三星电子株式会社
CPC classification number: H03L7/0896 , H03L7/0812
Abstract: 提供了一种电荷泵电路及其方法。实例电荷泵包括响应第一信号提供第一电流到输出节点以增加输出节点的电流电平的第一开关晶体管,响应第二信号从输出节点下拉第二电流以减少输出节点的电流电平的第二开关晶体管以及当第一和第二电流并发产生时减少第一和第二电流的量的控制器。实例方法包括响应第一信号提供第一电流到输出节点以增加输出节点的电流电平,响应第二信号从输出节点下拉第二电流以减少输出节点的电流电平以及当第一和第二电流并发产生时减少第一和第二电流的量。
-
公开(公告)号:CN1956333A
公开(公告)日:2007-05-02
申请号:CN200610142811.0
申请日:2006-10-26
Applicant: 三星电子株式会社
CPC classification number: H03K5/1565 , H03K2005/00052 , H03L7/08 , H03L7/0812 , H03L7/0891
Abstract: 本发明提供了半导体器件和生成时钟信号的方法,其中,锁相环(PLL)或延迟锁定环(DLL)包含占空比校正电路(DCC),占空比校正电路(DCC)含有共享电荷泵和多个放大部分。多个放大部分生成内部时钟信号。共享电荷泵响应内部时钟信号,调整控制信号VC的电压电平,和将控制信号VC提供给每个放大部分。
-
公开(公告)号:CN1956333B
公开(公告)日:2012-06-06
申请号:CN200610142811.0
申请日:2006-10-26
Applicant: 三星电子株式会社
CPC classification number: H03K5/1565 , H03K2005/00052 , H03L7/08 , H03L7/0812 , H03L7/0891
Abstract: 本发明提供了半导体器件和生成时钟信号的方法,其中,锁相环(PLL)或延迟锁定环(DLL)包含占空比校正电路(DCC),占空比校正电路(DCC)含有共享电荷泵和多个放大部分。多个放大部分生成内部时钟信号。共享电荷泵响应内部时钟信号,调整控制信号VC的电压电平,和将控制信号VC提供给每个放大部分。
-
公开(公告)号:CN1983440B
公开(公告)日:2010-05-19
申请号:CN200610171915.4
申请日:2006-09-11
Applicant: 三星电子株式会社
IPC: G11C7/10
CPC classification number: G11C7/1078 , G11C7/1084 , G11C2207/2254
Abstract: 在一个实施例中,输入电路包括接收电路,其基于差分数据信号对而产生数据信号。检测电路检测在该差分数据信号对之间的偏移电压,并且调整电路基于检测到的偏移电压,调整该接收电路的操作,以减小该检测到的偏移电压的幅度。
-
公开(公告)号:CN1983440A
公开(公告)日:2007-06-20
申请号:CN200610171915.4
申请日:2006-09-11
Applicant: 三星电子株式会社
IPC: G11C7/10
CPC classification number: G11C7/1078 , G11C7/1084 , G11C2207/2254
Abstract: 在一个实施例中,输入电路包括接收器电路,其基于差分数据信号对而产生数据信号。检测电路检测在该差分数据信号对之间的偏移电压,并且调整电路基于检测到的偏移电压,调整该接收器的操作,以减小该检测到的偏移电压的幅度。
-
公开(公告)号:CN1885721B
公开(公告)日:2010-05-12
申请号:CN200610094589.1
申请日:2006-06-21
Applicant: 三星电子株式会社
CPC classification number: H03L7/0995 , H03K3/0315 , H03K5/133 , H03L7/089 , H03L7/0891 , H03L7/093
Abstract: 一种锁相环电路和锁定相位的方法。该锁相环电路可以包括:相位检测器,其接收外部时钟信号和反馈时钟信号,并且当外部时钟信号的相位领先于反馈时钟信号的相位时输出上升信号,而当外部时钟信号的相位落后于反馈时钟信号的相位时输出下降信号;环路滤波器电路,其响应于该上升信号提高控制电压,并且响应于该下降信号而降低控制电压;以及压控振荡器,其接收控制电压,并且直接产生至少n(其中n是大于等于4的整数)个内部时钟信号。该锁相环电路还可以包括压控振荡器电路,压控振荡器电路包括至少四个环路,接收控制电压,并且产生多个内部时钟信号。
-
公开(公告)号:CN1892890A
公开(公告)日:2007-01-10
申请号:CN200610101174.2
申请日:2006-07-05
Applicant: 三星电子株式会社
CPC classification number: G11C7/1051 , G11C5/066 , G11C7/1063 , G11C7/1066 , G11C7/1078 , G11C7/109 , G11C7/1093
Abstract: 一种数据输入和数据输出控制装置和方法,其中在外部输入时钟的一个时钟内,可以存取由m(2n+k)位组成的多个写入或读取数据(其中,m、n和k都是整数)。
-
公开(公告)号:CN1885721A
公开(公告)日:2006-12-27
申请号:CN200610094589.1
申请日:2006-06-21
Applicant: 三星电子株式会社
CPC classification number: H03L7/0995 , H03K3/0315 , H03K5/133 , H03L7/089 , H03L7/0891 , H03L7/093
Abstract: 一种锁相环电路和锁定相位的方法。该锁相环电路可以包括:相位检测器,其接收外部时钟信号和反馈时钟信号,并且当外部时钟信号的相位领先于反馈时钟信号的相位时输出上升信号,而当外部时钟信号的相位落后于反馈时钟信号的相位时输出下降信号;环路滤波器电路,其响应于该上升信号提高控制电压,并且响应于该下降信号而降低控制电压;以及压控振荡器,其接收控制电压,并且直接产生至少n(其中n是大于等于4的整数)个内部时钟信号。该锁相环电路还可以包括压控振荡器电路,压控振荡器电路包括至少四个环路,接收控制电压,并且产生多个内部时钟信号。
-
-
-
-
-
-
-
-