-
公开(公告)号:CN117009128A
公开(公告)日:2023-11-07
申请号:CN202311181974.X
申请日:2023-09-14
Applicant: 飞腾信息技术有限公司
Abstract: 本申请提出一种错误上报方法及计算机系统,所述方法应用于计算机系统,所述计算机系统包括微处理器和现场可编程门阵列单元,所述微处理器包括功能模块和错误上报器,所述功能模块与所述错误上报器相连,所述错误上报器与所述现场可编程门阵列单元相连,所述方法包括:所述现场可编程门阵列单元接收所述错误上报器发送的错误上报消息,所述错误上报消息为所述错误上报器在接收到所述功能模块发送的错误信号的情况下生成的;所述现场可编程门阵列单元在检测到所述错误上报消息在设定时长内没有被处理的情况下,控制所述功能模块复位。该方法能够在功能模块的错误不能上报或者处理器核无法修复功能模块错误的情况下,使功能模块错误及时得到修复。
-
公开(公告)号:CN117008667A
公开(公告)日:2023-11-07
申请号:CN202311150328.7
申请日:2023-09-07
Applicant: 飞腾信息技术有限公司
IPC: G05D23/20
Abstract: 本申请涉及一种处理系统、电子设备及温度调控方法,属于电子电路领域。该处理系统包括:处理器和可编程逻辑器件;处理器包含第一温度传感器,所述第一温度传感器被配置为检测所述处理器的第一内部温度;可编程逻辑器件与所述第一温度传感器通过集成电路总线接口直接连接,所述可编程逻辑器件被配置为:通过所述集成电路总线接口获取所述处理器的第一内部温度,在所述第一内部温度大于第一阈值的情况下,通过第一调控策略对所述处理器进行调温。本申请能够减少恶劣或恶劣环境下无法对处理器的温度进行调控的问题,能够延长处理器的使用寿命和提高处理器的使用性能。
-
公开(公告)号:CN111506527B
公开(公告)日:2022-03-18
申请号:CN202010287062.0
申请日:2020-04-13
Applicant: 飞腾信息技术有限公司
Abstract: 本发明公开了一种数字高速并行总线自适应区间校正方法,通过是高频率时钟采样DQS信号并定位所述DQS信号的上升沿,下降沿,在每个所述DQS信号的同步高低电平区间内利用高频时钟加动态相位调整技术分别进行多次采样,对多频点多相位点采样数据进行对比分析,确定最佳采样区间,并将最有采样相位及高频定位点反馈到控制端,自适应调节校正采样点,在控制器内部建立周期性device采样温度LUT查找表,板级PCB走线预估长度和延时参数LUT查找表;结合CPU出厂默认setup和hold参数,通过自适应算法建立高频时钟采样区间与可调延迟线的算法对应关系,在应用软件层配置device时钟,明确PCB级走线参数,控制器内部自动保证驱动采样数据的准确性。
-
公开(公告)号:CN110543764B
公开(公告)日:2021-07-23
申请号:CN201910859140.7
申请日:2019-09-11
Applicant: 飞腾信息技术有限公司
Abstract: 本发明提供了一种片上系统内存防护方法、密码加速引擎及内存防护装置,其中该片上系统内存防护方法包括:接收访问片上系统内存的访问请求以及所述访问请求对应的访问数据;该访问请求携带有用于标识所述访问请求的访问权限的标识信息,所述访问权限为合法访问所述片上系统内存的安全域或者普通域;根据所述标识信息,确定对所述访问数据进行加密的密钥;利用确定出的密钥对所述访问数据进行加密。本发明能有效防护片上系统因物理攻击造成内存信息泄露。
-
公开(公告)号:CN111506527A
公开(公告)日:2020-08-07
申请号:CN202010287062.0
申请日:2020-04-13
Applicant: 天津飞腾信息技术有限公司
Abstract: 本发明公开了一种数字高速并行总线自适应区间校正方法,通过是高频率时钟采样DQS信号并定位所述DQS信号的上升沿,下降沿,在每个所述DQS信号的同步高低电平区间内利用高频时钟加动态相位调整技术分别进行多次采样,对多频点多相位点采样数据进行对比分析,确定最佳采样区间,并将最有采样相位及高频定位点反馈到控制端,自适应调节校正采样点,在控制器内部建立周期性device采样温度LUT查找表,板级PCB走线预估长度和延时参数LUT查找表;结合CPU出厂默认setup和hold参数,通过自适应算法建立高频时钟采样区间与可调延迟线的算法对应关系,在应用软件层配置device时钟,明确PCB级走线参数,控制器内部自动保证驱动采样数据的准确性。
-
公开(公告)号:CN110569211A
公开(公告)日:2019-12-13
申请号:CN201910824744.8
申请日:2019-09-02
Applicant: 天津飞腾信息技术有限公司
IPC: G06F15/173 , G06F15/78
Abstract: 本发明提供了一种片上系统内部通讯方法,应用于片上系统中的任一主机,包括:在获取信息内容的过程中,当获取到所述信息内容中携带的目标编码时,根据所述目标编码确定所述信息内容的传递路径,并根据所述传递路径将所述信息内容传递给目标机;其中,所述信息内容还包括需传递至所述目标机的数据信息,且在获取信息内容的过程中,先获取到所述目标编码后获取到所述数据信息。本发明的片上系统内部通讯方法通过消息机制实现了复杂系统中,不同主从关系子系统组件的直接通信,提供了灵活的数据传输;同时通过事件机制减少了系统中组件特定事务的通信时间,提高了系统的同步性。
-
公开(公告)号:CN117009128B
公开(公告)日:2023-12-22
申请号:CN202311181974.X
申请日:2023-09-14
Applicant: 飞腾信息技术有限公司
Abstract: 本申请提出一种错误上报方法及计算机系统,所述方法应用于计算机系统,所述计算机系统包括微处理器和现场可编程门阵列单元,所述微处理器包括功能模块和错误上报器,所述功能模块与所述错误上报器相连,所述错误上报器与所述现场可编程门阵列单元相连,所述方法包括:所述现场可编程门阵列单元接收所述错误上报器发送的错误上报消息,所述错误上报消息为所述错误上报器在接收到所述功能模块发送的错误信号的情况下生成的;所述现场可编程门阵列单元在检测到所述错误上报消息在设定时长内没有被处理的情况下,控制所述功能模块复位。该方法能够在功能模块的错误不能上报或者处理器核无法修复功能模块错误的情况下,使功能模块错误及时得到修复。
-
公开(公告)号:CN116938451B
公开(公告)日:2023-12-22
申请号:CN202311181978.8
申请日:2023-09-14
Applicant: 飞腾信息技术有限公司
Abstract: 本申请提供一种密码运算方法、装置、片上系统及设备,应用于计算机技术领域,该方法应用于片上系统,该片上系统包括依次相连的控制单元、总线监测单元和密码运算单元,控制单元输出监测使能指令,总线监测单元响应于监测使能指令解析目标总线信号得到总线请求,提取总线请求中的目标总线信息,在按照预设追踪条件提取目标总线信息中的目标数据后,将目标数据发送至密码运算单元,以触发密码运算单元执行密码运算,本方法中,由于只对多路总线中的一路目标总线进行监测,并且只提取总线请求的目标总线信息中的目标数据用于密码运算,与现有技术相比,密码运算过程所需处理的总线信息的数据量大大降低,有助于提高密码运算的处理效率。
-
公开(公告)号:CN117076183A
公开(公告)日:2023-11-17
申请号:CN202311265051.2
申请日:2023-09-28
Applicant: 飞腾信息技术有限公司
Abstract: 本申请提供一种错误上报方法、片上系统、计算机设备及存储介质,应用于计算机技术领域,该方法应用于片上系统,该片上系统包括功能模块、错误上报器、中断控制器以及处理器,功能模块基于能够引起目标错误的目标数据进行错误检测后输出目标错误,错误上报器获取该目标错误后,将目标错误上报至中断控制器,进而触发处理器处理目标错误,本方法通过注入能够引起目标错误的目标数据进而检测并上报目标错误至处理器,能够对RAS机制中错误检测、上报以及处理的完整路径进行有效验证,确保RAS机制满足实际应用需求。
-
公开(公告)号:CN117076182A
公开(公告)日:2023-11-17
申请号:CN202311265049.5
申请日:2023-09-28
Applicant: 飞腾信息技术有限公司
Abstract: 本申请提供一种错误上报方法、片上系统、计算机设备及存储介质,应用于计算机技术领域,该方法应用于片上系统,该片上系统包括功能模块、错误上报器、中断控制器以及处理器,功能模块基于能够引起目标错误的目标数据进行错误检测后输出目标错误,错误上报器获取该目标错误后,根据目标错误的上报优先级确定上报目标并将目标错误上报至该上报目标,其中,上报目标包括处理器或所中断控制器,本方法通过注入能够引起目标错误的目标数据进而检测并上报目标错误至处理器,能够对RAS机制中错误检测、上报以及处理的完整路径进行有效验证,确保RAS机制满足实际应用需求。
-
-
-
-
-
-
-
-
-