一种面向视频标准应用的编解码器

    公开(公告)号:CN101090504B

    公开(公告)日:2010-06-23

    申请号:CN200710119326.6

    申请日:2007-07-20

    Applicant: 清华大学

    Inventor: 孙义和 张延军

    Abstract: 本发明公开了属于视频通信领域的一种面向视频标准应用的编解码器。该编解码器是一个可配置超长指令THUMchip数字信号处理器核,包括指令存储器、指令读取单元、指令分发单元、可配置功能单元、全局寄存器堆、中断控制模块、控制状态寄存器、数据存储器以及用户定制功能单元。本发明是符合H.263低码率视频编码标准的基于可配置数字信号处理器核的编解码器;可以在码率比较低的情况下得到比较高的图象质量。应用于视频手机等低码率视频通信,符合低码率视频编码标准。

    动态数据流结构中存储-匹配-转发单元电路

    公开(公告)号:CN101692216A

    公开(公告)日:2010-04-07

    申请号:CN200910093721.0

    申请日:2009-10-15

    Applicant: 清华大学

    Abstract: 令牌暂存-匹配-转发单元可以被用于数据流电路实现令牌暂存、令牌匹配和令牌转发功能,其特征在于:整个单元由令牌暂存单元、令牌匹配单元和令牌转发单元构成,令牌暂存单元由令牌暂存器和令牌标志位两部分组成,令牌标志位由一组C单元构成,表示令牌是否就绪,令牌匹配单元由匹配逻辑、锁存器、仲裁器和一个多路选择器构成,其中匹配逻辑和仲裁器的具体形式需要根据应用要求进行配置,令牌匹配单元根据令牌暂存器中令牌的情况,输出就绪令牌的地址,令牌转发单元取出这个就绪的令牌,令牌转发单元由两个C单元、一个与门、一个或门、一个延时单元和输出寄存器构成,两个C单元实现转发单元与周围单元的握手通信,延时单元保证暂存器中的令牌可以正确地写入输出暂存器中,与门和或门保证clear信号和lock信号的时序正确。

    集成电路芯片瞬态电流测量方法及其系统

    公开(公告)号:CN100347552C

    公开(公告)日:2007-11-07

    申请号:CN200510011112.8

    申请日:2005-01-07

    Applicant: 清华大学

    Inventor: 孙义和 李翔宇

    Abstract: 集成电路芯片瞬态电流测量方法及其系统属于集成电路测试领域,其特征在于,它含有:根据激励约束产生激励图形;激励图形分组及建立分组索引;瞬态电流波形的提取;对采集到的瞬态电流进行数据处理并形成数据文件;对数据文件按需进行实验分析等步骤。本发明基于普通集成电路测试设备和高速混合信号数字采样示波器等普通设备,扩展了普通集成电路测试设备的功能,同时,建立了一套从激励图形生成到测量、处理数据的完整流程,提高了工作效率。

    片上系统的测试数据压缩编码、解码方法及专用解码单元

    公开(公告)号:CN1476174A

    公开(公告)日:2004-02-18

    申请号:CN03148172.8

    申请日:2003-07-04

    Applicant: 清华大学

    Abstract: 片上系统的测试数据压缩编码、解码方法及专用解码单元,属于集成电路测试技术领域。为了解决现有技术中测试向量压缩效率较低,测试时间较长,不能够适应码流非等间距情况的问题,本发明公开了片上系统的测试数据压缩的编码方法,通过存储程序的计算机执行如下步骤:首先统计原始测试数据中0和1的比例,若原始测试数据中0的数据位少于1的数据位,则将所有的无关位指定为0,按0串编码;否则按1串编码。以位串为基本单元,将所述的测试数据切分开来,统计位串的长度,利用自适应的变长压缩方法编码表将位串长度转变为代码字,实现数据的压缩;解码方法是利用针对自适应的变长压缩方法制作的解码单元来进行解码的。

    VLSI用的蒙格玛丽模乘算法及智能卡模乘器的VLSI结构

    公开(公告)号:CN1392472A

    公开(公告)日:2003-01-22

    申请号:CN02125399.4

    申请日:2002-07-31

    Applicant: 清华大学

    Abstract: VLSI用的蒙格玛丽(Montgomery)模乘算法及智能卡模乘器VLSI实现结构,适用于智能卡加/解密技术领域。其特征在于:它是一种适合于VLSI实现的高并性度算法,它把原始的Montgomery模乘算法的3次大数乘分解为2s2+s次小数乘,s是r进制数的位数;所述的智能卡模乘器的VLSI结构是一种用32位乘法器来实现1024位模乘运算且数据通道采用三级并行流水结构的高基模乘器。第一级为两个32乘法器并行执行。第二级为一个64的加法器累加两个64位的积并产生一个进位,第三级为一个求总的累加和的76位加法器。与现有结构相比,它有效地降低了芯片面积和模乘的时钟数,从而可在智能卡中实现RSA算法的数字签名与认证。

    一种低压低功耗伪两级Class-ABOTA电路

    公开(公告)号:CN101098123B

    公开(公告)日:2010-12-15

    申请号:CN200710118647.4

    申请日:2007-07-11

    Applicant: 清华大学

    Inventor: 孙义和 殷树娟

    Abstract: 本发明属于低压低功耗运算放大器领域中的一种低压低功耗伪两级Class-AB OTA结构。该结构为交互控制的运算放大器的电流镜Class-AB输出级,由交互控制输入级、Class-AB输出级、偏置输出级以及频率补偿四部分组成;采用伪两级Class-AB结构,通过精确控制尾电流源和偏置电流可以不改变输入晶体管尺寸增加开环直流增益。本发明解决了在低压低功耗系统中,如何实现针对开关电容应用的高增益高带宽大输出摆幅设计。电流镜Class-AB输出级在增加输出摆幅的同时降低了电路的功耗。偏置电路的引入增加了电路的电源抑制比。利用双输入交互控制进行频率补偿,增加了电路的稳定性,并且降低了补偿电容的容值。

    一种低压低功耗伪两级Class-AB OTA结构

    公开(公告)号:CN101098123A

    公开(公告)日:2008-01-02

    申请号:CN200710118647.4

    申请日:2007-07-11

    Applicant: 清华大学

    Inventor: 孙义和 殷树娟

    Abstract: 本发明属于低压低功耗运算放大器领域特的一种低压低功耗伪两级Class-AB OTA结构。该结构为交互控制的运算放大器的电流镜Class-AB输出级,由交互控制输入级、Class-AB输出级、偏置输出级以及频率补偿四部分组成;采用伪两级Class-AB结构,通过精确控制尾电流源和偏置电流可以不改变输入晶体管尺寸增加开环直流增益。本发明解决了在低压低功耗系统中,如何实现针对开关电容应用的高增益高带宽大输出摆幅设计。电流镜Class-AB输出级在增加输出摆幅的同时降低了电路的功耗。偏置电路的引入增加了电路的电源抑制比。利用双输入交互控制进行频率补偿,增加了电路的稳定性,并且降低了补偿电容的容值。

    一种面向视频标准应用的编解码器

    公开(公告)号:CN101090504A

    公开(公告)日:2007-12-19

    申请号:CN200710119326.6

    申请日:2007-07-20

    Applicant: 清华大学

    Inventor: 孙义和 张延军

    Abstract: 本发明公开了属于视频通信领域的一种面向视频标准应用的编解码器。该编解码器是一个可配置超长指令THUMchip数字信号处理器核,包括指令存储器、指令读取单元、指令分发单元、可配置功能单元、全局寄存器堆、中断控制模块、控制状态寄存器、数据存储器以及用户定制功能单元。本发明是符合H.263低码率视频编码标准的基于可配置数字信号处理器核的编解码器;可以在码率比较低的情况下得到比较高的图象质量。应用于视频手机等低码率视频通信,符合低码率视频编码标准。

    基于C2MOS和灵敏放大器结构的低功耗低时钟摆幅D触发器

    公开(公告)号:CN101079613A

    公开(公告)日:2007-11-28

    申请号:CN200710119008.X

    申请日:2007-06-18

    Applicant: 清华大学

    Inventor: 孙义和 张建军

    Abstract: 本发明公开了属于D触发器设计技术领域的基于C2MOS和灵敏放大器结构的低功耗低时钟摆幅D触发器。第一级是由两个钟控CMOS反相器和一个反相器组成的锁存器,两个钟控CMOS反相器的输出MX相接;第二级是由两个反相器首尾相接构成的灵敏放大器,该触发器采用单一电源供电,适用于通用CMOS工艺;时钟输入驱动采用叠放PMOS晶体管的反相器,其输出驱动触发器的主从级,保证的D触发器的正确性,并使D触发器可以在低时钟摆幅下工作,避免了对时钟部分采用独立电源供电;触发器所有PMOS晶体管的衬底都接电源,所有NMOS晶体管的衬底都接地。本发明具有功耗低、延时小、结构简单。采用差分输入的第二级增强了抗噪声的性能。

    集成电路芯片瞬态电流测量方法及其系统

    公开(公告)号:CN1654966A

    公开(公告)日:2005-08-17

    申请号:CN200510011112.8

    申请日:2005-01-07

    Applicant: 清华大学

    Inventor: 孙义和 李翔宇

    Abstract: 集成电路芯片瞬态电流测量方法及其系统属于集成电路测试领域,其特征在于,它含有:根据激励约束产生激励图形;激励图形分组及建立分组索引;瞬态电流波形的提取;对采集到的瞬态电流进行数据处理并形成数据文件;对数据文件按需进行实验分析等步骤。本发明基于普通集成电路测试设备和高速混合信号数字采样示波器等普通设备,扩展了普通集成电路测试设备的功能,同时,建立了一套从激励图形生成到测量、处理数据的完整流程,提高了工作效率。

Patent Agency Ranking