-
公开(公告)号:CN104009099A
公开(公告)日:2014-08-27
申请号:CN201410200502.9
申请日:2014-05-13
Applicant: 株洲南车时代电气股份有限公司
IPC: H01L29/872 , H01L21/329 , H01L29/06
Abstract: 本发明公开了一种结势垒肖特基二极管及其制造方法,包括由N型半导体构成的有源区,所述有源区内设置有断点环形结构的P型掺杂区。本发明采用断点环形P型掺杂区,在充分利用耗尽层(反向阻断模式下)在三维方向的延伸能力的前提下,能够增加器件的电流有效导通面积。在有源区面积相等的情况下,本发明所提出的新型结构及分布能够改善器件的性能。在同等电流级别下,新型结构器件的芯片面积可以更小,这样可有效减小芯片面积,降低芯片成本。
-
公开(公告)号:CN103824760A
公开(公告)日:2014-05-28
申请号:CN201410044255.8
申请日:2014-01-30
Applicant: 株洲南车时代电气股份有限公司
IPC: H01L21/04
Abstract: 本发明涉及一种碳化硅功率器件结终端的制造方法。该碳化硅功率器件结终端的制造方法包括以下步骤:步骤1:在外延层上形成牺牲层;步骤2:在牺牲层上制作掩膜,以形成场限环的注入窗口;步骤3:刻蚀牺牲层的未被掩膜覆盖的部分;步骤4:去除掩膜;步骤5:注入离子,以同时形成场限环和电荷补偿层。本发明的碳化硅功率器件结终端的制造方法,借助于外延层上形成的牺牲层,一次离子注入同时实现场限环和电荷补偿层,工艺简单,制造成本低。
-
公开(公告)号:CN103824879B
公开(公告)日:2018-01-09
申请号:CN201410044426.7
申请日:2014-01-30
Applicant: 株洲南车时代电气股份有限公司
Abstract: 本发明涉及一种功率器件结终端结构与制造方法。所述功率器件结终端结构包括:场限环,其间隔设置于最外侧主结的外侧;电荷补偿区,其通过掺杂间隔形成于外延层,所述电荷补偿区贯穿所述最外侧主结的靠外侧的冶金结面和所述场限环的靠外侧的冶金结面,其中所述电荷补偿区的导电类型与所述场限环的导电类型相同。这种功率器件结终端结构耐压能力好、可靠性高。
-
公开(公告)号:CN105244267A
公开(公告)日:2016-01-13
申请号:CN201510746482.X
申请日:2015-11-05
Applicant: 株洲南车时代电气股份有限公司
IPC: H01L21/283 , H01L29/861 , H01L29/40 , H01L29/16
Abstract: 本发明属于PiN器件领域,尤其涉及一种碳化硅PiN器件的欧姆接触方法,该方法包括以下步骤:a)准备碳化硅PiN基体;b)在碳化硅PiN基体的P型SiC外延层表面沉积非晶硅层;c)分别在沉积有非晶硅层的碳化硅PiN基体的SiC衬底表面和非晶硅层表面沉积金属层;d)对沉积有金属层的碳化硅PiN基体进行退火处理,得到形成欧姆接触的碳化硅PiN器件;所述退火处理依次包括第一升温阶段、第一保温阶段、第二升温阶段和第二保温阶段;第一保温阶段和第二保温阶段的温度分别为450~550℃和970~1020℃。本发明提供的方法通过一次退火工艺即可在沉积有金属层的碳化硅PiN基体上形成P型欧姆接触和N型欧姆接触。
-
公开(公告)号:CN104576762B
公开(公告)日:2018-08-28
申请号:CN201410822182.0
申请日:2014-12-25
Applicant: 株洲南车时代电气股份有限公司
IPC: H01L29/872 , H01L21/329
Abstract: 本发明公开了一种肖特基势垒二极管及其制造方法,属于半导体技术领域,解决了现有的肖特基势垒二极管的开启电压较高的技术问题。该肖特基势垒二极管,包括:N型碳化硅衬底;位于所述N型碳化硅衬底上的低掺杂N型外延层;位于所述低掺杂N型外延层上的高掺杂N型外延层;位于所述低掺杂N型外延层和所述高掺杂N型外延层中的P型高掺杂区;位于所述高掺杂N型外延层上的肖特基接触电极;位于所述N型碳化硅衬底下方的欧姆接触电极。本发明提供的肖特基势垒二极管能够更好的应用于高频电路。
-
公开(公告)号:CN104576325B
公开(公告)日:2017-07-21
申请号:CN201510041144.6
申请日:2015-01-27
Applicant: 株洲南车时代电气股份有限公司
IPC: H01L21/04
Abstract: 本申请公开了一种制作碳化硅SBD器件的方法及其正面保护方法,包括:在碳化硅晶圆正面的氧化层上设置类金刚石膜;去除所述碳化硅晶圆的背面的氧化层;在所述碳化硅晶圆的背面制作欧姆接触;在所述碳化硅晶圆的正面刻蚀窗口;在所述碳化硅晶圆的正面制作肖特基接触。在该方法中,由于类金刚石膜具有良好的抗蚀性和较高的硬度,从而能够保护正面不受腐蚀或划伤,而成膜过程中,成膜物质不会留在晶圆的背面,从而能够提高欧姆接触的可靠性及器件成品率,另外该类金刚石膜可直接作为器件的钝化层,无需去除,从而减少了工序。
-
公开(公告)号:CN103579016B
公开(公告)日:2017-06-23
申请号:CN201310537220.3
申请日:2013-11-04
Applicant: 株洲南车时代电气股份有限公司
Abstract: 一种大电流碳化硅SBD/JBS功率芯片结构及其制造方法,该结构包括好的元件和坏的元件,所述好的元件和坏的元件在铜盖和铜底之间采用压接式封装;所述铜盖与好的元件的金属接触层阳极之间通过第一钼片扣合,所述铜底与好的元件阴极之间通过第二钼片扣合完成以使所有好的元件处于并联连接状态。该制造方法用来制造上述功率芯片结构。本发明具有制造方便、无淀积绝缘层、可提高器件性能等优点。
-
公开(公告)号:CN103824760B
公开(公告)日:2017-04-26
申请号:CN201410044255.8
申请日:2014-01-30
Applicant: 株洲南车时代电气股份有限公司
IPC: H01L21/04
Abstract: 本发明涉及一种碳化硅功率器件结终端的制造方法。该碳化硅功率器件结终端的制造方法包括以下步骤:步骤1:在外延层上形成牺牲层;步骤2:在牺牲层上制作掩膜,以形成场限环的注入窗口;步骤3:刻蚀牺牲层的未被掩膜覆盖的部分;步骤4:去除掩膜;步骤5:注入离子,以同时形成场限环和电荷补偿层。本发明的碳化硅功率器件结终端的制造方法,借助于外延层上形成的牺牲层,一次离子注入同时实现场限环和电荷补偿层,工艺简单,制造成本低。
-
公开(公告)号:CN105448673A
公开(公告)日:2016-03-30
申请号:CN201610003058.0
申请日:2016-01-04
Applicant: 株洲南车时代电气股份有限公司
IPC: H01L21/04
Abstract: 本申请公开了一种碳化硅器件背面欧姆接触的制作方法,包括在碳化硅片的正面制作正面碳膜;在所述碳化硅片的背面制作背面碳膜;对所述碳化硅片进行高温退火,激活所述碳化硅片中的注入杂质;去除所述正面碳膜和所述背面碳膜;去除所述碳化硅片背面的氧化层;在所述碳化硅片的背面生长背面金属并进行退火,形成欧姆接触。由于在对碳化硅片进行高温退火之前,制作背面碳膜,与碳化硅背面Si-C悬挂键形成C-Si-C键,从而固定Si原子,抑制Si原子的升华,增加碳化硅背面Si原子浓度,使得金属易与碳化硅背面反应形成低阻层化合物,能够避免高温退火激活工艺中在碳化硅器件背面形成高阻的富碳层,使器件背面具有活泼的化学性质,有利于背面欧姆接触的形成。
-
公开(公告)号:CN104576762A
公开(公告)日:2015-04-29
申请号:CN201410822182.0
申请日:2014-12-25
Applicant: 株洲南车时代电气股份有限公司
IPC: H01L29/872 , H01L21/329
Abstract: 本发明公开了一种肖特基势垒二极管及其制造方法,属于半导体技术领域,解决了现有的肖特基势垒二极管的开启电压较高的技术问题。该肖特基势垒二极管,包括:N型碳化硅衬底;位于所述N型碳化硅衬底上的低掺杂N型外延层;位于所述低掺杂N型外延层上的高掺杂N型外延层;位于所述低掺杂N型外延层和所述高掺杂N型外延层中的P型高掺杂区;位于所述高掺杂N型外延层上的肖特基接触电极;位于所述N型碳化硅衬底下方的欧姆接触电极。本发明提供的肖特基势垒二极管能够更好的应用于高频电路。
-
-
-
-
-
-
-
-
-