-
公开(公告)号:CN101409984B
公开(公告)日:2011-07-20
申请号:CN200810129732.5
申请日:2008-08-11
Applicant: 富士通株式会社
CPC classification number: H05K9/00 , H05K3/38 , H05K3/429 , H05K3/4608 , H05K3/4611 , H05K3/4691 , H05K2201/0281 , H05K2201/0323 , H05K2201/09581 , H05K2201/0959 , H05K2201/09781 , H05K2201/09809 , H05K2201/2072 , Y10T29/49155
Abstract: 本发明提供一种电路板及其生产方法,即便线缆层和基底元件的热膨胀系数显著不同,该电路板也能将线缆层紧紧结合于基底元件上。电路板包括:基底元件;以及线缆层,层积于带有锚定图案的所述基底元件上,锚定图案是形成于所述基底元件表面上的导电层。即便线缆层与基底元件的热膨胀系数显著不同,本发明也可防止线缆层从基底元件上分离或及形成断裂。
-
公开(公告)号:CN101400221B
公开(公告)日:2011-07-20
申请号:CN200810212696.9
申请日:2008-08-29
Applicant: 富士通株式会社
CPC classification number: H05K1/0366 , H05K1/0271 , H05K1/056 , H05K3/4608 , H05K2201/0323 , H05K2201/068 , H05K2201/09145 , Y10T428/24917 , Y10T428/24926
Abstract: 本发明的电路板具有低热膨胀系数,该低热膨胀系数与待安装于该电路板上的元件的热膨胀系数相称,并且在低温环境中使用该电路板时可防止发生芯层的剥离和开裂。通过层叠芯层与至少一个配线层而构成该电路板,其中该至少一个配线层在平面方向中具有比芯层稍小的外形尺寸。
-
公开(公告)号:CN101409985B
公开(公告)日:2011-02-09
申请号:CN200810145362.4
申请日:2008-08-07
Applicant: 富士通株式会社
CPC classification number: H05K3/427 , H05K3/064 , H05K3/429 , H05K3/4608 , H05K2201/0281 , H05K2201/0323 , H05K2201/0347 , H05K2201/0959 , H05K2201/0969 , H05K2201/09809 , H05K2203/1178 , Y10T29/49126 , Y10T29/49155 , Y10T29/49156 , Y10T29/49165
Abstract: 本发明涉及一种衬底的制造方法,其包括以下步骤:在基部件中形成通孔;用绝缘材料填充通孔;执行非电解镀以用非电解镀层涂覆已经用绝缘材料填充通孔的基部件的表面;在基部件的表面上形成的非电解镀层上涂敷光致抗蚀剂;光学曝光和显影光致抗蚀剂以便形成抗蚀剂图案,该抗蚀剂图案涂覆用绝缘材料填充的通孔的端面;使用抗蚀剂图案作为掩模来蚀刻形成于基部件的表面上的导电层;以及使用非电解镀层作为释放层,从基部件去除涂覆通孔的端面的抗蚀剂图案。本发明可以可靠地防止在镀通孔部分与芯部分之间的短路。
-
公开(公告)号:CN101409983B
公开(公告)日:2011-02-09
申请号:CN200810129729.3
申请日:2008-08-11
Applicant: 富士通株式会社
CPC classification number: H05K3/427 , H05K1/115 , H05K1/116 , H05K3/0094 , H05K3/061 , H05K3/429 , H05K3/4602 , H05K3/4611 , H05K3/4691 , H05K2201/0347 , H05K2201/09581 , H05K2201/0959 , H05K2201/0969 , H05K2201/09809 , H05K2203/1178 , H05K2203/135 , H05K2203/1476 , Y10T29/49126 , Y10T29/49155 , Y10T29/49156 , Y10T29/49165
Abstract: 本发明涉及一种衬底的制造方法,其包括以下步骤:在基部件中形成通孔;镀制基部件以用镀层涂覆通孔的内面;在基部件上涂敷光致抗蚀剂;光学曝光和显影光致抗蚀剂以形成至少涂覆通孔的平坦区的抗蚀剂图案;以及蚀刻在基部件的表面上形成的导电层。形成抗蚀剂图案以将暴露导电层的区域与通孔的边缘分隔指定距离,指定距离长于在蚀刻步骤中蚀刻导电层的侧面的距离。本发明可以防止损坏涂覆通孔的内面的镀层,从而可以保护涂覆通孔的内面的镀层。
-
公开(公告)号:CN101409986A
公开(公告)日:2009-04-15
申请号:CN200810145404.4
申请日:2008-08-05
Applicant: 富士通株式会社
CPC classification number: H05K3/4608 , H05K1/056 , H05K3/427 , H05K3/429 , H05K3/4611 , H05K3/4691 , H05K2201/0281 , H05K2201/0323 , H05K2201/09309 , H05K2201/0959 , H05K2201/0969 , H05K2201/09809 , H05K2203/1178 , Y10S428/901 , Y10T29/49155
Abstract: 本发明涉及一种芯衬底及其制造方法。该芯衬底能够可靠地防止导电芯部分与镀通孔部分之间的短路。该芯衬底包括:具有导孔的导电芯部分,通过该导孔形成镀通孔部分;多个导电层,涂覆导孔的内面和芯部分的表面;除气孔,形成在涂覆芯部分的表面的导电层中;绝缘材料,填充导孔的内面与镀通孔部分的外围面之间的空间;以及多个线缆层,层积在芯部分的两个侧面上。
-
公开(公告)号:CN101409984A
公开(公告)日:2009-04-15
申请号:CN200810129732.5
申请日:2008-08-11
Applicant: 富士通株式会社
CPC classification number: H05K9/00 , H05K3/38 , H05K3/429 , H05K3/4608 , H05K3/4611 , H05K3/4691 , H05K2201/0281 , H05K2201/0323 , H05K2201/09581 , H05K2201/0959 , H05K2201/09781 , H05K2201/09809 , H05K2201/2072 , Y10T29/49155
Abstract: 本发明提供一种电路板及其生产方法,即便线缆层和基底元件的热膨胀系数显著不同,该电路板也能将线缆层紧紧结合于基底元件上。电路板包括:基底元件;以及线缆层,层积于带有锚定图案的所述基底元件上,锚定图案是形成于所述基底元件表面上的导电层。即便线缆层与基底元件的热膨胀系数显著不同,本发明也可防止线缆层从基底元件上分离或及形成断裂。
-
公开(公告)号:CN101409983A
公开(公告)日:2009-04-15
申请号:CN200810129729.3
申请日:2008-08-11
Applicant: 富士通株式会社
CPC classification number: H05K3/427 , H05K1/115 , H05K1/116 , H05K3/0094 , H05K3/061 , H05K3/429 , H05K3/4602 , H05K3/4611 , H05K3/4691 , H05K2201/0347 , H05K2201/09581 , H05K2201/0959 , H05K2201/0969 , H05K2201/09809 , H05K2203/1178 , H05K2203/135 , H05K2203/1476 , Y10T29/49126 , Y10T29/49155 , Y10T29/49156 , Y10T29/49165
Abstract: 本发明涉及一种衬底的制造方法,其包括以下步骤:在基部件中形成通孔;镀制基部件以用镀层涂覆通孔的内面;在基部件上涂敷光致抗蚀剂;光学曝光和显影光致抗蚀剂以形成至少涂覆通孔的平坦区的抗蚀剂图案;以及蚀刻在基部件的表面上形成的导电层。形成抗蚀剂图案以将暴露导电层的区域与通孔的边缘分隔指定距离,指定距离长于在蚀刻步骤中蚀刻导电层的侧面的距离。本发明可以防止损坏涂覆通孔的内面的镀层,从而可以保护涂覆通孔的内面的镀层。
-
-
-
-
-
-