一种基于DSP28346和ZYNQ双主芯片的千兆以太网实现方法

    公开(公告)号:CN115051881B

    公开(公告)日:2023-10-31

    申请号:CN202210638852.8

    申请日:2022-06-07

    Inventor: 李妍 吕志武 张浩

    Abstract: 本发明涉及一种基于DSP28346和ZYNQ双主芯片的千兆以太网实现方法,属于计算机网络领域。本发明DSP作为主控芯片,通过XINTF外部扩展接口实现EMIF总线与ZYNQ的PL端通讯,ZYNQ的PL端通过AXI总线与ZYNQ的PS端通讯,PS端实现千兆以太网数据传输通道,DSP将千兆以太网数据和远程IP实时下发给ZYNQ芯片的PL端,PL端产生中断给PS端,PS端在中断处理函数中接收千兆以太网数据和远程IP后,更新远程IP和以太网数据。本发明提高了通讯效率,传输数据与远程IP地址由DSP控制,在不改变ZYNQ程序的情况下,可随意传输数据并切换发送的远程IP地址;设备其他接口在ZYNQ的PL(FPGA)端与千兆以太网络数据为并行运算,提高了整体设备的运行效率。

    一种高可靠SRAM型FPGA在线升级方法及系统

    公开(公告)号:CN113377408B

    公开(公告)日:2023-07-14

    申请号:CN202110634679.X

    申请日:2021-06-08

    Abstract: 本发明涉及一种高可靠SRAM型FPGA在线升级方法及系统,属于信息处理领域。本发明的外部主机用于向FPGA发送升级指令与程序数据;升级通道是实现外部主机与FPGA之间稳定数据交互的通道;外部接口逻辑转换模块位于外部接口逻辑转换模块通用在线升级模块的前端,实现升级通道数据协议同FPGA内部通用在线升级模块的接口协议转化,实现外部主机同通用在线升级模块之间的透明数据传输;外部接口逻辑转换模块通用在线升级模块是受控根据升级应用程序状态机和升级备用程序状态机完成FPGA外部配置SPI/BPI接口Nor Flash的在线升级;外部接口逻辑转换模块Nor Flash用于存储跳转头文件、备用程序文件和应用程序文件。本发明用户接口简单、通用,不依赖仿真器,掉电或意外中断可自恢复。

    一种新型的异构多核信息处理SIP模块

    公开(公告)号:CN117316942A

    公开(公告)日:2023-12-29

    申请号:CN202311140591.8

    申请日:2023-09-06

    Abstract: 本发明属于芯片设计领域,公开一种新型的异构多核信息处理SIP模块,包括堆叠的底板、第一层和第二层,第一层处于所述底板和所述第二层之间,底板用于实现SIP模块的外部信号输出,以及电源管脚输入,由引线桥和PGA管脚在封装载板上布局布线而成;第一层包括DSP、FLASH、SDRAM,DSP之间的互连信号在本层内完成,DSP和FPGA之间的互联信号通过桥连表面激光雕刻实现,布线时,FPGA与DSP间的通信接口信号线、地址线、数据线等长且阻抗匹配;第二层包括FPGA及PROM,FPGA和DSP之间的互联信号通过桥连表面激光雕刻输入输出,FPGA引出信号直接到桥连做模块管脚信号。本发明能使产品在有限的体积、重量和功耗的情况下实现更高的信息处理能力,保证产品拥有更高的机动性和实时性。

    一种惯性测量装置角速度测量通道传递函数的获取方法

    公开(公告)号:CN114184192B

    公开(公告)日:2023-09-26

    申请号:CN202111616325.9

    申请日:2021-12-27

    Abstract: 本发明涉及一种惯性测量装置角速度测量通道传递函数的获取方法,属于惯性测量领域。本发明通过角振动试验,同步采集角振动台和角速度测量通道输出,利用三角函数公式推算出系统辨识模型,辨识出各频率点下角速度测量通道的理论输入、实际输出正弦函数系数;进而得到输出与输入的幅频比、相位差。再通过二阶传递函数基本公式推算出系统辨识模型,获得角速度测量通道的传递函数。本发明可以提高惯性测量装置角速度测量通道的传递函数的准确度,提高仿真结果的准确性。

    一种高可靠嵌入式软件升级方法及系统

    公开(公告)号:CN111562932B

    公开(公告)日:2023-09-26

    申请号:CN202010380284.7

    申请日:2020-05-08

    Inventor: 吕志武 张浩 聂玲

    Abstract: 本发明涉及一种高可靠嵌入式软件升级方法及系统,系统包括:管理控制器,用于配置内部数据通路;DSP,用来存储应用程序,通过数据接口从程序存储器中自动加载运行应用程序;FPGA,配合DSP进行接口控制;DSP FLASH,用来存储DSP使用的应用程序,备份FLASH用来存储产品出厂时DSP的应用程序;FPGA FLASH,用来存储FPGA使用的配置程序,备份FLASH用来存储产品出厂时DSP应用程序与FPGA配置程序;DSP FLASH与FPGA FLASH内,在程序存储空间后的用户指定地址内保存当前FLASH内程序有效标志。本发明可保证程序更新过程中遇到掉电、死机、误操作等异常情况时,不致因破坏原有版本程序造成系统崩溃。

    一种基于DSP28346和ZYNQ双主芯片的千兆以太网实现方法

    公开(公告)号:CN115051881A

    公开(公告)日:2022-09-13

    申请号:CN202210638852.8

    申请日:2022-06-07

    Inventor: 李妍 吕志武 张浩

    Abstract: 本发明涉及一种基于DSP28346和ZYNQ双主芯片的千兆以太网实现方法,属于计算机网络领域。本发明DSP作为主控芯片,通过XINTF外部扩展接口实现EMIF总线与ZYNQ的PL端通讯,ZYNQ的PL端通过AXI总线与ZYNQ的PS端通讯,PS端实现千兆以太网数据传输通道,DSP将千兆以太网数据和远程IP实时下发给ZYNQ芯片的PL端,PL端产生中断给PS端,PS端在中断处理函数中接收千兆以太网数据和远程IP后,更新远程IP和以太网数据。本发明提高了通讯效率,传输数据与远程IP地址由DSP控制,在不改变ZYNQ程序的情况下,可随意传输数据并切换发送的远程IP地址;设备其他接口在ZYNQ的PL(FPGA)端与千兆以太网络数据为并行运算,提高了整体设备的运行效率。

    一种多路隔离信号的采集电路
    17.
    发明公开

    公开(公告)号:CN118760041A

    公开(公告)日:2024-10-11

    申请号:CN202410727554.5

    申请日:2024-06-06

    Abstract: 本发明为一种多路隔离信号的采集电路,包括隔离信号转换电路、多路信号切换电路、ADC采集电路和FPGA控制电路,FPGA控制电路与ADC采集电路相连,FPGA控制电路与多路信号切换电路相连,ADC采集电路与多路信号切换电路相连,多路信号切换电路与隔离信号转换电路相连,隔离信号转换电路用于模拟信号的隔离传输,将不共地模拟信号转换为共地模拟信号;多路信号切换电路用于多路信号在信号采集过程中的通道切换;ADC采集电路用于模拟信号的电压值采集;FPGA控制电路用于ADC采集电路和多路信号切换电路的控制。本发明能够实时采集重要模拟量信号的电压值,实现电压值监测,且具有适应高低温等极端环境和工作稳定的优点,提高了数据采集的精确性和系统的安全性。

    一种复合导引头系统
    18.
    发明公开

    公开(公告)号:CN118208999A

    公开(公告)日:2024-06-18

    申请号:CN202410257683.2

    申请日:2024-03-07

    Abstract: 本发明属于制导技术领域,公开了一种复合导引头系统,包括光学头罩、半透半反镜、红外镜头、可见光透镜、红外探测器、可见光探测器、探测板以及飞行管理模块,其中,光学头罩为镀膜石英玻璃,光学头罩后端设置半透半反镜,通过光学头罩的入射光照射到与入射光方向成45°夹角的半透半反镜上,一路光通过反射到达与入射光方向成45°夹角的全反镜上,将全部光反射到可见光透镜上,将光焦距到可见光探测器;另一路光通过半透半反镜照射到红外镜头,将光焦距到红外探测器,传输到后端的探测板上,再传递到飞行管理模块。本发明集成度高,结构尺寸压缩,图像配准过程简单,且红外光和可见光图像获取难度小,易用性高。

    一种外接电源输入保护电路
    19.
    发明公开

    公开(公告)号:CN118157089A

    公开(公告)日:2024-06-07

    申请号:CN202410257736.0

    申请日:2024-03-07

    Abstract: 本发明属于电源电路领域,为一种外接电源输入保护电路,包括防反接电路、过压保护电路和滤波电路,防反接电路包括PMOS管Q1,D极连接至外部电源供电端,S极连接所述过压保护电路的输入端,G极串接电阻R2再接地;过压保护电路包括二极管D1、三极管Q3、PMOS管Q2,二极管D1的负端与电阻R1串联后连接所述防反接电路的S极,二极管D1的负端接地,电阻R3接在三极管Q3的基极且与二极管D1的正极相连;PMOS管Q2的G极接三极管Q3的集电极,PMOS管Q2的S极接PMOS管Q1的S极,PMOS管Q2的D极接所述滤波电路;滤波电路包括并联的电容C1、C2。当外接电源时,本发明能避免由于操作失误或仪器问题导致的后级电路损坏或异常,可规避大多数外在可能导致产品损坏的因素。

    一种基于存储数据自适应校验高鲁棒性FPGA存储与读取方法

    公开(公告)号:CN117555724A

    公开(公告)日:2024-02-13

    申请号:CN202311423088.3

    申请日:2023-10-30

    Abstract: 本发明属于信息技术领域,本发明提出一种基于存储数据自适应校验的高鲁棒性FPGA存储与读取方法,本发明考虑了FPGA在空间环境中进行存储与读取操作时面临的单粒子翻转等不良影响,基于当前存储有效数据的数据量大小以及外部存储空间的大小,自适应选取最适合当前存储数据的校验方式。相比于常规的FPGA硬件或软件可靠性设计,所提方法提高了FPGA与外部存储器件进行数据存储和读取的鲁棒性,提高FPGA工作可靠性,同时具有良好的适应性,能够普遍适应不同存储数据、不同大小存储空间,通过对校验方式的自适应选择,对当前存储数据进行可靠、适合的校验方式。

Patent Agency Ranking