-
公开(公告)号:CN109067737B
公开(公告)日:2020-12-15
申请号:CN201810848636.X
申请日:2018-07-28
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: H04L29/06
Abstract: 本发明涉及网络空间安全防护技术领域。本发明公开一种输出非同步保序条件下的拟态判决装置,包括写入控制器、存储器和判决器;所述写入控制器用于接收异构功能等价体的处理结果数据,根据处理结果数据得到存储器对应的存储地址,并将处理结果数据存储到对应的存储地址中;所述存储器用于暂存异构功能等价体的处理结果数据;所述判决器用于读取存储器里的处理结果数据,并进行判决输出。本发明还公开一种输出非同步保序条件下的拟态判决方法。本发明使得乱序到达的数据也能够方便地完成比对和判决。
-
公开(公告)号:CN110572335A
公开(公告)日:2019-12-13
申请号:CN201910813277.9
申请日:2019-08-30
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L12/933 , H04L12/935 , H04L12/861
Abstract: 本发明提供一种低时延的交换芯片时钟域结构。该时钟域结构包括:依次连接的入口SerDes RX单元、第一CDC单元、入口端口RX、第二CDC单元、核心交换单元、第三CDC单元、出口端口TX、第四CDC单元和出口SerDes TX单元;第一CDC单元,用于将入口SerDes RX单元接收的数据的时钟域由SerDes RX时钟域跨到核心交换时钟域;SerDes RX时钟域指SerDes RX单元工作时的时钟域,核心交换时钟域指核心交换单元工作时的时钟域;入口端口RX、核心交换单元和出口端口TX工作时采用相同的时钟域;第四CDC单元,用于将出口端口TX输出的数据的时钟域由核心交换时钟域跨到SerDes TX时钟域;SerDes TX时钟域指出口SerDes TX单元工作时的时钟域。本发明旨在提供一种降低交换时延,便于芯片性能提升的通用交换芯片的时钟域架构。
-
公开(公告)号:CN110177080A
公开(公告)日:2019-08-27
申请号:CN201910312714.9
申请日:2019-04-18
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L29/06 , H04L12/931
Abstract: 本发明属于网络数据交换设备领域,特别涉及一种拟态交换机、网络设备及系统,该拟态交换机包含:交换芯片,用于作为数据转发实体,完成对端数据的按规则转发;拟态调度器,用于负责报文数据上送至异构控制引擎执行体和下发至交换芯片的拟态调度;若干异构控制引擎执行体,用于接收拟态调度器上送报文并通过异构等价功能执行体进行数据处理和反馈。本发明通过在控制层引入异构控制引擎以及调度器来实现控制层的动态异构冗余,针对未知漏洞、木马以及后门等,保证动态系统无缝切换,具有冗余性、异构性、动态性、负反馈特性、去服务颠簸特性、安全模式划分、内生安全特性、防御兼容性等优点,对网络交换设备发展具有重要的指导意义。
-
公开(公告)号:CN110138505A
公开(公告)日:2019-08-16
申请号:CN201910247526.2
申请日:2019-03-29
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明提供了一种异构协议转换的CRC计算方法及系统,涉及数据处理的技术领域,包括:获取初始待转换协议数据包;对初始待转换协议数据包进行解码操作,基于解码结果验证初始待转换协议数据包是否传输正确;若初始待转换协议数据包传输正确,则基于目标协议转换要求,对初始待转换协议数据包中的包头数据执行修改操作,得到中间待转换协议数据包,其中,修改操作包括以下至少一种:增加数据操作,删减数据操作,替换数据操作;计算中间待转换协议数据包的CRC校验值,并将CRC校验值更新至中间待转换协议数据包中,得到目标待转换协议数据包。解决了现有技术中在进行异构协议转换的CRC编码计算时,耗费时间较长,异构协议转换效率较低的技术问题。
-
公开(公告)号:CN109818951A
公开(公告)日:2019-05-28
申请号:CN201910048265.1
申请日:2019-01-18
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L29/06
Abstract: 本发明提供一种功能等价执行体可信度评估方法及装置。该方法包括:初始化拟态防御系统的执行体池中功能等价执行体m维护的历史事件记录队列Dm,所述历史事件记录队列Dm包括距离当前时刻最近的前l个历史事件记录;根据执行体m在ti时刻的服务响应任务执行结果确定ti时刻的历史事件记录di的取值;根据设定的权重计算公式确定ti时刻的历史事件记录di的可信度影响权重wi;根据ti时刻的历史事件记录di的取值和可信度影响权重wi确定当前时刻执行体m的可信度。该装置包括:队列初始化单元、历史事件记录赋值单元、可信度影响权重计算单元和执行体可信度计算单元。本发明为拟态调度策略设计提供了定量依据,有助于在资源受限条件下,精确选择出高可信度执行体。
-
公开(公告)号:CN109408027A
公开(公告)日:2019-03-01
申请号:CN201811159918.5
申请日:2018-09-30
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明提供一种基于FPGA硬件设备快速计算指数函数的方法及装置。该方法包括:步骤1、初始化双曲线坐标系下CORDIC算法中迭代运算的x值和校模因子k值;并根据输入的待计算指数函数确定迭代运算的z值;步骤2、初始化查找表;步骤3、将z的绝对值与查找表中的所有比较值进行并行比较,得到掩码,根据所述掩码得到检索值i;步骤4、在查找表中获取与所述检索值i对应的反双曲正切值;根据x、z和k值,以及对应的反双曲正切值进行迭代运算,更新x、z和k值;步骤5、若|z|>0.001,重复执行步骤3至步骤4;若|z|≤0.001,执行步骤6;步骤6、根据更新后的x、z和k值计算得到ez的值。本发明减少了迭代次数及资源消耗,满足入侵检测系统实时性的要求。
-
公开(公告)号:CN109327393A
公开(公告)日:2019-02-12
申请号:CN201811370028.9
申请日:2018-11-17
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L12/741 , H04L29/06
Abstract: 本发明属于网络通信技术领域,特别涉及一种网络交换目的端口确定方法、装置及基于该装置的交换机,该方法包含:接收待转发数据帧,并获取数据帧的网络协议类型、目的地址和源端口号,生成包含目的地址和源端口号的对比值;通过对比值获取对应散列值,并以散列值为地址,在预设转发表中读取存储有所述地址的转发表项;提取转发表项中已学习对比值和目标端口号,将所述对比值与所述已学习对比值进行匹配,若匹配成功,则将所述目标端口号作为用于转发所述待转发数据帧的目的端口,若未匹配成功,则输出匹配失败通知。本发明能够缓解现有技术中存在的应用多种网络协议的多个数据帧混合转发时的成本增加问题,进一步提升SDN网络架构中数据通信的性能。
-
公开(公告)号:CN109286471A
公开(公告)日:2019-01-29
申请号:CN201811162441.6
申请日:2018-09-30
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: H04L1/00
CPC classification number: H04L1/0061
Abstract: 本发明属于数据通信技术领域,特别涉及一种面向SRIO控制器的CRC校验方法及装置,将指定位宽的输入数据通过补零逻辑模块进行补零操作得到补零后的数据,根据CRC计算控制状态机的状态值得到选择模块的数据,将补零后的数据与选择模块的数据通过CRC计算模块进行CRC计算得到中间CRC计算结果,将中间CRC计算结果通过CRC输出锁存器得到锁存数据,将锁存数据输出,同时将锁存数据输入给选择模块,与再次接收的输入数据重新进行CRC计算,当输入数据接收完毕时,得到CRC输出锁存器输出的最终CRC计算结果,若最终CRC计算结果为0,则接收的输入数据是正确的。本发明减少了相关计算逻辑、延迟以及硬件面积,实现了SRIO控制器接收端快速的CRC计算和校验。
-
公开(公告)号:CN118916051A
公开(公告)日:2024-11-08
申请号:CN202410858897.5
申请日:2024-06-28
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: G06F8/65 , G06F11/263
Abstract: 本发明涉及芯片测试技术领域,特别涉及一种高速serdes集成ecpu的芯片测试ATE固件加载方法及系统,针对ecpu加载固件时发出的固件读取指令,基于固件读取指令生成写有固件编码信息的的ATE测试向量,所述ecpu集成在待测试芯片高速serdes中,所述固定读取指令包括地址信息、时钟信息及片选信号时序信息;利用ATE测试向量模拟外部内存对ecpu响应,并按时序约束将固件相关数据写入ecpu,所述时序约束包括依据片选信号时序信息设置的等待时钟周期数和固件加载时间段。本发明利用ATE替代外置memory完成ecpu固件加载,提高芯片调试效率,降低芯片测试成本。
-
公开(公告)号:CN118612127A
公开(公告)日:2024-09-06
申请号:CN202410797860.6
申请日:2024-06-20
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L43/18 , H04L43/50 , H04L43/0805
Abstract: 本发明公开一种基于软件定义互连芯片协议转换功能的FPGA原型验证方法和系统,包括以下步骤:步骤一:将原型验证平台划分为多个原型验证子平台;步骤二:对划分好的原型验证子平台进行工程构建;步骤三:将原协议报文通过协议转换为目标协议报文,判断是否存在协议转换异常情况,若否则协议转换功能测试通过,若是则执行步骤四;步骤四:根据协议转换异常情况进行协议转换异常场景定位,找出协议转换异常发生的位置;步骤五:根据协议转换异常发生的位置,进行软件仿真问题复现,复现成功后修改RTL代码并上传至原型验证平台。本发明将复杂的验证方法简化,缩短了开发周期,减小芯片流片的风险。
-
-
-
-
-
-
-
-
-