-
公开(公告)号:CN112436826B
公开(公告)日:2025-05-16
申请号:CN202010753777.0
申请日:2020-07-30
Applicant: 三星电子株式会社
IPC: H03K5/24
Abstract: 公开了提供偏移校准的比较器和包括比较器的集成电路,所述比较器被配置为根据控制信号来校准偏移,所述比较器包括:输入电路,所述输入电路被配置为接收第一输入信号和第二输入信号,并生成与所述第一输入信号对应的第一内部信号和与所述第二输入信号对应的第二内部信号;差分放大电路,所述差分放大电路被配置为消耗从具有正电源电压的正电压节点流向具有负电源电压的负电压节点的电源电流,并通过放大所述第一内部信号与所述第二内部信号之间的差来生成输出信号;以及电流阀,所述电流阀被配置为基于所述控制信号调整所述电源电流的至少一部分。
-
公开(公告)号:CN109842480B
公开(公告)日:2023-11-10
申请号:CN201811423374.9
申请日:2018-11-27
Applicant: 三星电子株式会社
Abstract: 提供支持载波聚合的射频集成电路和包括其的无线通信装置。射频集成电路支持载波聚合并包括被配置为接收射频信号的多个第一接收电路和将第一频率的第一频率信号提供给所述多个第一接收电路的第一共享锁相环电路。所述多个第一接收电路中的至少一个第一接收电路包括模数转换器和数字转换电路。模数转换器通过使用第一频率信号将接收的射频信号转换成数字信号。数字转换电路通过对数字信号执行下变频来生成数字基带信号。
-
-
公开(公告)号:CN115483931A
公开(公告)日:2022-12-16
申请号:CN202210543858.7
申请日:2022-05-18
Applicant: 三星电子株式会社
Abstract: 公开了分裂反相器、电容器型数模转换器和逐次逼近寄存器(SAR)型模数转换器。SAR型模数转换器包括比较器、SAR逻辑电路和电容器型数模转换器。电容器型数模转换器包括多个驱动器。每个驱动器包括电容器和分裂反相器。电容器的第一电容器节点连接到比较输入端子中的一个。分裂反相器包括连接到第一参考电压的上拉单元和连接到第二参考电压的下拉单元。分裂反相器通过选择性地导通上拉单元和下拉单元中的一个来驱动电容器的第二电容器节点。上拉单元和下拉单元中的第一者包括全晶体管,并且上拉单元和下拉单元中的第二者包括第一分裂晶体管和第二分裂晶体管。使用分裂反相器来减小短路电流。
-
公开(公告)号:CN109889225B
公开(公告)日:2022-04-05
申请号:CN201811479518.2
申请日:2018-12-05
Applicant: 三星电子株式会社
Abstract: 公开了载波聚合信号发射与接收。提供了一种射频集成芯片(RFIC)和包括所述RFIC的无线通信装置。被配置为接收至少具有第一载波信号和第二载波信号的载波聚合的接收信号的RFIC,可包括第一载波接收器和第二载波接收器,其中,第一载波接收器和第二载波接收器被配置为从接收信号分别产生第一数字载波信号和第二数字载波信号。锁相环(PLL)可将具有第一频率的第一频率信号输出到第一载波接收器和第二载波接收器,第一载波接收器和第二载波接收器可分别包括分别使用第一频率信号和第二频率信号对接收信号的频率转换的第一模拟混频器和第二模拟混频器。第一载波接收器和第二载波接收器中的每一个还可包括在数字域对接收信号的频率进一步转换的数字混频器。
-
公开(公告)号:CN102651206A
公开(公告)日:2012-08-29
申请号:CN201110448865.0
申请日:2011-12-28
Applicant: 三星电子株式会社
IPC: G09G3/36 , G02F1/1362 , G02F1/133
CPC classification number: G09G3/3677 , G09G3/3648 , G09G2300/0408 , G09G2300/0426 , G09G2300/0452 , G09G2300/0465 , G09G2310/02 , G09G2310/0243 , G09G2310/0251 , G09G2310/0281 , G09G2310/0283 , G09G2310/0286 , G09G2320/0223
Abstract: 本申请提供了一种显示面板以及具有该显示面板的显示设备。所述显示面板包括:显示区域、包括第一外围区域和与所述第一外围区域相对的第二外围区域的外围区域、位于所述显示区域中的多个像素、多条数据线、第一栅极线、第二栅极线、第一栅极驱动电路以及第二栅极驱动电路。每条数据线对应于两个像素列。第一栅极线位于像素行的第一侧上。第二栅极线位于像素行的第二侧处。第一栅极驱动电路位于第一外围区域中,并且包括向第一栅极线提供栅极信号的第一级。第二栅极驱动电路位于第二外围区域中,并且包括向第二栅极线提供栅极信号的第二级。
-
公开(公告)号:CN102024437A
公开(公告)日:2011-04-20
申请号:CN201010288403.2
申请日:2010-09-19
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G09G2310/0286 , G09G2320/041 , G11C19/28
Abstract: 本发明公开了一种在高温环境下具有改善的稳定性的驱动电路。提出了包括移位寄存器的驱动电路以及包括该驱动电路的显示装置。移位寄存器具有多个级,多个级中的至少一个级包括:第一输出电路,根据节点Q处的电势产生输出信号O(i);第二输出电路,根据节点Q处的电势产生进位信号Cr(i);控制器电路,控制节点Q处的电势和输出信号O(i);第一保持电路,响应于达到预定电势的节点A来将输出信号和进位信号保持在低电压态;第二保持电路,控制节点A处的电势,第二保持电路包括第一晶体管,第一晶体管响应于进位信号Cr(i)而降低节点A处的电势。
-
公开(公告)号:CN108694966B
公开(公告)日:2023-10-20
申请号:CN201810070942.5
申请日:2018-01-24
Applicant: 三星电子株式会社
IPC: G11C7/10
Abstract: 非易失性存储器件包括:存储单元阵列区域,其中存储单元竖直地堆叠在衬底上;以及页缓冲器,其中布置了第一页缓冲器和第二页缓冲器。存储单元阵列区域和第一页缓冲器之间的第一距离小于存储单元阵列区域和第二页缓冲器之间的第二距离。第一页缓冲器包括响应于第一控制信号驱动的第一晶体管。第二页缓冲器包括响应于与第一控制信号相对应的第二控制信号驱动的第二晶体管。相对于第一晶体管和第二晶体管的设计约束和工艺约束中的至少一个是不同的。
-
公开(公告)号:CN115514320A
公开(公告)日:2022-12-23
申请号:CN202210712465.4
申请日:2022-06-22
Applicant: 三星电子株式会社
Abstract: 提供了一种时钟集成电路。该时钟集成电路包括:第一时钟生成器,其包括晶体振荡器并且被配置为生成第一时钟信号;以及第二时钟生成器,其包括电阻‑电容(RC)振荡器和第一分频器,并且被配置为:基于从RC振荡器输出的时钟信号,使用第一分频器生成第二时钟信号;执行用于基于第一时钟信号将第一分频器的分频比调整为第一分频比的第一校准操作;以及执行用于基于感测温度将第一分频比调整为第二分频比的第二校准操作。
-
公开(公告)号:CN112532248A
公开(公告)日:2021-03-19
申请号:CN202010935608.9
申请日:2020-09-08
Applicant: 三星电子株式会社
IPC: H03M1/46
Abstract: 公开一种模数转换器。所述模数转换器包括:比较器,被配置为:将输入信号与参考信号进行比较,并且输出指示相应的比较结果的比较信号;控制逻辑,被配置为基于比较信号输出用于调节参考信号的控制信号;以及参考信号调节电路,被配置为基于控制信号来调节参考信号。比较器包括:第一前置放大器,被配置为:使用具有第一尺寸的第一晶体管对输入信号与参考信号之间的差进行放大;第二前置放大器,被配置为:使用具有与第一尺寸不同的第二尺寸的第二晶体管对输入信号与参考信号之间的差进行放大;以及锁存器,被配置为:使用第一前置放大器的输出和第二前置放大器的输出中的至少一个来生成比较信号。第一前置放大器和第二前置放大器共享锁存器。
-
-
-
-
-
-
-
-
-