时钟发生器、半导体装置和片上系统

    公开(公告)号:CN112104359B

    公开(公告)日:2025-05-23

    申请号:CN202010160173.5

    申请日:2020-03-10

    Abstract: 提供时钟发生器、半导体装置和片上系统。所述时钟发生器包括:相位检测器、电压生成器、电压电流转换器以及振荡电路。电压生成器生成控制电压。电压电流转换器将控制电压转换为具有基于电阻器电路的电阻值的电平的内部电流,所述电阻值基于第一控制信息来设置。振荡电路生成具有基于内部电流的电平和电容器电路的电容值的频率的输出时钟,所述电容值基于第二控制信息来设置。时钟发生器响应于第一控制信息和第二控制信息,保持输出时钟的频率值并改变输出时钟的抖动特性。

    降低相位噪声的晶体振荡器和含晶体振荡器的半导体芯片

    公开(公告)号:CN114204915A

    公开(公告)日:2022-03-18

    申请号:CN202110564854.2

    申请日:2021-05-24

    Abstract: 提供了一种降低相位噪声的晶体振荡器和含晶体振荡器的半导体芯片。所述晶体振荡器包括:跨导电路,电连接到晶体;负载电容器,连接到跨导电路;反馈电阻电路,连接在跨导电路的输入端子与跨导电路的输出端子之间,反馈电阻电路被配置为提供反馈电阻;和可变电阻控制器,被配置为生成用于控制反馈电阻的电阻控制信号,电阻控制信号使得反馈电阻在第一时段中具有第一值并且在第二时段中具有第二值,第一值小于第二值,第一时段对应于时钟信号的周期的第一部分,并且第二时段对应于所述周期的与第一部分不同的第二部分。

    锁相环电路和包括锁相环电路的时钟发生器

    公开(公告)号:CN112653454A

    公开(公告)日:2021-04-13

    申请号:CN202011054351.2

    申请日:2020-09-29

    Abstract: 锁相环(PLL)电路可以包括压控振荡器、亚采样PLL电路和分数分频控制电路。分数分频控制电路可以包括:压控延迟线,路由反馈信号以生成延迟信息;复制压控延迟线,其上施加有延迟信息并且被配置为路由参考时钟信号以生成多个延迟参考时钟信号,每个延迟参考时钟信号被延迟多达不同的相应延迟时间;以及数字时间转换器DTC,被配置为根据多个延迟参考时钟信号生成选择参考时钟信号,并将选择参考时钟信号输出到亚采样PLL电路。

    包括子采样电路的锁相环(PLL)电路和时钟发生器

    公开(公告)号:CN112242842A

    公开(公告)日:2021-01-19

    申请号:CN202010671165.7

    申请日:2020-07-13

    Abstract: 提供一种锁相环(PLL)电路和包括子采样电路的时钟发生器。所述PLL电路包括:压控振荡器,被配置为生成输出时钟;以及子采样PLL电路,被配置为:从所述压控振荡器接收所生成的所述输出时钟作为反馈,并且对接收到的所述输出时钟执行锁相操作。所述子采样PLL电路包括缓冲器,所述缓冲器被配置为缓冲接收到的所述输出时钟,所述子采样PLL电路还被配置为:基于所述缓冲器的特性随工艺、电压和温度(PVT)变化的变化,适应性地调整内部信号,以保持所述子采样PLL电路的环路带宽。

    视频信号处理方法和装置
    9.
    发明公开

    公开(公告)号:CN119729023A

    公开(公告)日:2025-03-28

    申请号:CN202411926526.2

    申请日:2018-10-24

    Abstract: 公开一种视频信号处理方法和装置。更加具体地,本发明提供视频信号处理方法以及使用其的视频信号处理装置,该方法包括:接收用于当前块的帧内预测模式信息,帧内预测模式信息指示构成帧内预测模式集的多个帧内预测模式中的一个;以及基于接收到的帧内预测模式信息对当前块进行解码,其中:帧内预测模式集包括多个角度模式;多个角度模式包括基本角度模式和扩展角度模式;并且扩展角度模式基于基本角度模式被用信号发送。

Patent Agency Ranking