带隙参考电压产生电路和带隙参考电压产生系统

    公开(公告)号:CN109491429B

    公开(公告)日:2022-06-03

    申请号:CN201810986632.8

    申请日:2018-08-28

    Abstract: 本申请提供一种带隙参考电压产生系统和一种带隙参考电压产生电路。所述带隙参考电压产生系统包括共模电压产生器、带隙参考电压产生电路和开关控制器。带隙参考电压产生电路包括多个晶体管,所述多个晶体管的源极端子分别连接至多个PMOS晶体管的漏极端子。开关控制器在第一模式下将地电压提供至带隙参考电压产生电路并在第二模式下将共模电压提供至带隙参考电压产生电路。带隙参考电压产生电路通过在第一模式下将地电压提供至所述多个晶体管的栅电极而使得所述多个晶体管在线性区中操作,并通过在第二模式下将共模电压提供至所述多个晶体管的栅电极带隙参考电压产生电路使得所述多个晶体管在饱和区中操作。

    时钟发生器、半导体装置和片上系统

    公开(公告)号:CN112104359A

    公开(公告)日:2020-12-18

    申请号:CN202010160173.5

    申请日:2020-03-10

    Abstract: 提供时钟发生器、半导体装置和片上系统。所述时钟发生器包括:相位检测器、电压生成器、电压电流转换器以及振荡电路。电压生成器生成控制电压。电压电流转换器将控制电压转换为具有基于电阻器电路的电阻值的电平的内部电流,所述电阻值基于第一控制信息来设置。振荡电路生成具有基于内部电流的电平和电容器电路的电容值的频率的输出时钟,所述电容值基于第二控制信息来设置。时钟发生器响应于第一控制信息和第二控制信息,保持输出时钟的频率值并改变输出时钟的抖动特性。

    参考电压电路、终端装置及其操作方法

    公开(公告)号:CN109283964A

    公开(公告)日:2019-01-29

    申请号:CN201810150960.4

    申请日:2018-02-13

    Abstract: 本发明提供一种参考电压电路、终端装置及其操作方法。所述参考电压电路包括:第一电流偏置电路,包括第一节点;第二电流偏置电路,包括多个NMOS晶体管及第二节点;以及放大器,被配置成输出参考电压,所述参考电压具有与所述第二电压相同的值。所述多个NMOS晶体管包括第一NMOS晶体管及第二NMOS晶体管,所述第一NMOS晶体管连接到所述第一节点,且所述多个NMOS晶体管连接到所述第二节点且被配置成基于所述第一节点的第一电压来执行亚阈值操作以在所述第二节点处产生第二电压。

    时钟发生器、半导体装置和片上系统

    公开(公告)号:CN112104359B

    公开(公告)日:2025-05-23

    申请号:CN202010160173.5

    申请日:2020-03-10

    Abstract: 提供时钟发生器、半导体装置和片上系统。所述时钟发生器包括:相位检测器、电压生成器、电压电流转换器以及振荡电路。电压生成器生成控制电压。电压电流转换器将控制电压转换为具有基于电阻器电路的电阻值的电平的内部电流,所述电阻值基于第一控制信息来设置。振荡电路生成具有基于内部电流的电平和电容器电路的电容值的频率的输出时钟,所述电容值基于第二控制信息来设置。时钟发生器响应于第一控制信息和第二控制信息,保持输出时钟的频率值并改变输出时钟的抖动特性。

    降低相位噪声的晶体振荡器和含晶体振荡器的半导体芯片

    公开(公告)号:CN114204915A

    公开(公告)日:2022-03-18

    申请号:CN202110564854.2

    申请日:2021-05-24

    Abstract: 提供了一种降低相位噪声的晶体振荡器和含晶体振荡器的半导体芯片。所述晶体振荡器包括:跨导电路,电连接到晶体;负载电容器,连接到跨导电路;反馈电阻电路,连接在跨导电路的输入端子与跨导电路的输出端子之间,反馈电阻电路被配置为提供反馈电阻;和可变电阻控制器,被配置为生成用于控制反馈电阻的电阻控制信号,电阻控制信号使得反馈电阻在第一时段中具有第一值并且在第二时段中具有第二值,第一值小于第二值,第一时段对应于时钟信号的周期的第一部分,并且第二时段对应于所述周期的与第一部分不同的第二部分。

    提供偏移校准的比较器和包括比较器的集成电路

    公开(公告)号:CN112436826A

    公开(公告)日:2021-03-02

    申请号:CN202010753777.0

    申请日:2020-07-30

    Abstract: 公开了提供偏移校准的比较器和包括比较器的集成电路,所述比较器被配置为根据控制信号来校准偏移,所述比较器包括:输入电路,所述输入电路被配置为接收第一输入信号和第二输入信号,并生成与所述第一输入信号对应的第一内部信号和与所述第二输入信号对应的第二内部信号;差分放大电路,所述差分放大电路被配置为消耗从具有正电源电压的正电压节点流向具有负电源电压的负电压节点的电源电流,并通过放大所述第一内部信号与所述第二内部信号之间的差来生成输出信号;以及电流阀,所述电流阀被配置为基于所述控制信号调整所述电源电流的至少一部分。

    参考电压电路、终端装置及其操作方法

    公开(公告)号:CN109283964B

    公开(公告)日:2021-02-19

    申请号:CN201810150960.4

    申请日:2018-02-13

    Abstract: 本发明提供一种参考电压电路、终端装置及其操作方法。所述参考电压电路包括:第一电流偏置电路,包括第一节点;第二电流偏置电路,包括多个NMOS晶体管及第二节点;以及放大器,被配置成输出参考电压,所述参考电压具有与所述第二电压相同的值。所述多个NMOS晶体管包括第一NMOS晶体管及第二NMOS晶体管,所述第一NMOS晶体管连接到所述第一节点,且所述多个NMOS晶体管连接到所述第二节点且被配置成基于所述第一节点的第一电压来执行亚阈值操作以在所述第二节点处产生第二电压。

    包括子采样电路的锁相环(PLL)电路和时钟发生器

    公开(公告)号:CN112242842A

    公开(公告)日:2021-01-19

    申请号:CN202010671165.7

    申请日:2020-07-13

    Abstract: 提供一种锁相环(PLL)电路和包括子采样电路的时钟发生器。所述PLL电路包括:压控振荡器,被配置为生成输出时钟;以及子采样PLL电路,被配置为:从所述压控振荡器接收所生成的所述输出时钟作为反馈,并且对接收到的所述输出时钟执行锁相操作。所述子采样PLL电路包括缓冲器,所述缓冲器被配置为缓冲接收到的所述输出时钟,所述子采样PLL电路还被配置为:基于所述缓冲器的特性随工艺、电压和温度(PVT)变化的变化,适应性地调整内部信号,以保持所述子采样PLL电路的环路带宽。

    载波聚合信号发射与接收

    公开(公告)号:CN109889225A

    公开(公告)日:2019-06-14

    申请号:CN201811479518.2

    申请日:2018-12-05

    Abstract: 公开了载波聚合信号发射与接收。提供了一种射频集成芯片(RFIC)和包括所述RFIC的无线通信装置。被配置为接收至少具有第一载波信号和第二载波信号的载波聚合的接收信号的RFIC,可包括第一载波接收器和第二载波接收器,其中,第一载波接收器和第二载波接收器被配置为从接收信号分别产生第一数字载波信号和第二数字载波信号。锁相环(PLL)可将具有第一频率的第一频率信号输出到第一载波接收器和第二载波接收器,第一载波接收器和第二载波接收器可分别包括分别使用第一频率信号和第二频率信号对接收信号的频率转换的第一模拟混频器和第二模拟混频器。第一载波接收器和第二载波接收器中的每一个还可包括在数字域对接收信号的频率进一步转换的数字混频器。

    时钟发生设备和使用时钟发生设备的时钟发生方法

    公开(公告)号:CN118783929A

    公开(公告)日:2024-10-15

    申请号:CN202410392052.1

    申请日:2024-04-02

    Abstract: 提供了时钟发生设备和使用时钟发生设备的时钟发生方法。一种时钟发生设备包括:延迟线,从具有第一周期的参考时钟信号生成调制时钟信号;脉冲发生器,被配置为接收调制时钟信号并响应于包括在调制时钟信号中的脉冲的边沿而生成脉冲信号;以及时钟发生器,基于参考时钟信号和脉冲信号来生成具有与第一周期区分开的第二周期的时钟信号。延迟线基于参考时钟信号来生成第一脉冲,并且然后在从第一周期调制将第二周期乘以根据一定概率从多个数值中选择的第一数值的结果的时间之后生成第二脉冲。

Patent Agency Ranking