一种SPI接口输出电路、相变存储器的读控制电路及方法

    公开(公告)号:CN103794245A

    公开(公告)日:2014-05-14

    申请号:CN201410077445.X

    申请日:2014-03-04

    Abstract: 本发明提供一种SPI接口输出电路、相变存储器的读控制电路及方法,包括:将读出时间延长半个至若干个时钟周期,所述方法通过SPI接口输出电路的调整配合以实现。所述SPI接口输出电路包括:寄存数据的数据输入/输出寄存器、内部时钟的产生电路、通过内部时钟控制锁存数据的输出锁存器、用于屏蔽第一个数据的第一数据锁存屏蔽电路以及用于输出数据的输出三态门。本发明提供一种基于SPI接口的相变存储器的读控制电路及方法,给予读出电路合适的使能控制信号,延长半个至若干个时钟周期的读取时间,使SPI接口电路运行在较高的频率时能够提供足够的读出时间,从而提高基于SPI接口的相变存储器的数据传输速率。

    一种基于SPI接口的相变存储器读出电路及方法

    公开(公告)号:CN103794244A

    公开(公告)日:2014-05-14

    申请号:CN201410054763.4

    申请日:2014-02-18

    Abstract: 本发明提供一种基于SPI接口的相变存储器读出电路及方法,包括:地址寄存器逐位接收外部地址;当(LSB+A)位接收到地址时,预读2M+A位数据并锁存;当LSB位接收到地址时,从2M+A位预读数据中译码出2M位目标数据并锁存,同时输出地址自增信号;地址后移,若(LSB+A)位寄存器发生翻转,则读取下一组数据,反之,所述相变存储器内部不进行读取操作;输出数据,并输出下一个地址自增信号。本发明通过提前一个或者若干个时钟周期预先将可能需要进行读取操作的地址的数据全部读出,然后再通过对真实地址译码将对应目标地址的数据输出,可以增加相变存储器内部实际读取时间,从而提高基于SPI接口的相变存储器的数据传输速率,进而提高芯片的最终性能。

    超低功耗上电复位电路
    144.
    发明授权

    公开(公告)号:CN102497181B

    公开(公告)日:2014-03-26

    申请号:CN201110436258.2

    申请日:2011-12-22

    Abstract: 本发明提供一种超低功耗上电复位电路。该电路至少包括:基于阈值对电源电压进行采样以输出采样信号的电源采样电路;用于将所述采样信号整形为阶跃信号且与所述电源采样电路构成正反馈连接的整形电路;用于将所述阶跃信号予以延迟的延迟电路;用于基于所述阶跃信号及延迟后的阶跃信号来输出上电复位信号的异或电路。本电路结构简单,其通过正反馈能使电路快速进入稳定状态,有效提高抗噪性能,且电路功耗极低。

    一次性可编程存储器及其编程方法与读取方法

    公开(公告)号:CN103646668A

    公开(公告)日:2014-03-19

    申请号:CN201310729248.7

    申请日:2013-12-26

    Abstract: 本发明提供一种一次性可编程存储器及其编程方法与读取方法,所述一次性可编程存储器至少包括:相变存储单元,用于存储需要写入的数据;写入单元,用于将需要写入的数据写入到相变存储单元中;读取单元,用于读取存储在相变存储单元中的数据;读参考单元,用于提供读取单元读取数据时的比较对象;偏置单元,用于在读取单元读取时向所述相变存储单元提供钳位电压。本发明具有以下有益效果:本发明能够通过利用简单的外围电路实现对相变存储单元的一次性非可逆操作,从而实现其一次性可编程性能,可以最大限度地降低存储器的占用面积,进而降低其使用成本。

    利用脉频和脉宽调制的软启动电路及软启动方法

    公开(公告)号:CN102280994B

    公开(公告)日:2013-07-17

    申请号:CN201010198187.2

    申请日:2010-06-11

    Abstract: 本发明公开了一种利用脉频和脉宽调制的软启动电路及软启动方法,该电路包括脉宽调制电流源电路,脉频调制电流源电路,振荡器电路,时序控制电路,采样反馈电路;所述脉宽调制电流源电路用以控制所述振荡器电路输出脉冲的占空比;所述脉频调制电流源电路用以控制所述振荡器电路输出脉冲的频率;所述振荡器电路用以产生脉宽和频率都逐步扩大的脉冲,进而控制时序控制电路;所述时序控制电路用以分别调控所述脉宽调制电流源电路和脉频调制电流源电路;所述采样反馈电路用以采样系统的负载状况,进而使系统选择脉宽调制或脉频调制的工作方式。本发明既可以起到软启动的作用,又可以在系统运行中根据负载的轻重选择脉频调制或脉宽调制的工作方式。

    存储器的分块管理方法
    147.
    发明公开

    公开(公告)号:CN103123609A

    公开(公告)日:2013-05-29

    申请号:CN201310078623.6

    申请日:2013-03-13

    Abstract: 本发明提供一种存储器的分块管理方法。根据本发明的方法,先将存储器包含的各存储块均分为至少两个子存储块,并在每一子存储块中设置一记录空间;随后,基于每一子存储块的记录空间中的写次数来确定是否对子存储块进行拆分和/或对存储块进行合并;接着,对已确定拆分的子存储块进行拆分和/或对已确定合并的存储块进行合并,由此实现对存储块的灵活管理,提高存储器中空闲页的利用率,减少存储碎片,进而提高存储器的使用寿命。

    一种嵌入式系统及其应用进程的休眠与唤醒方法

    公开(公告)号:CN102779072A

    公开(公告)日:2012-11-14

    申请号:CN201210199953.6

    申请日:2012-06-18

    Abstract: 本发明提供一种嵌入式系统及其应用进程的休眠与唤醒方法,该嵌入式系统由传统的非易失主存及DRAM内存构成存储架构,非易失主存又由引导程序存储区、内核存储区、文件系统存储区、以及进程镜像备份区组成,其中,进程镜像备份区划分有镜像索引区和镜像数据保存区,可实现应用进程挂起到非易失存储器。本发明可实现系统级以及单进程的休眠,使进程休眠、唤醒管理更加灵活、方便,可降低传统嵌入式系统休眠唤醒的数据备份及恢复的工作量以及系统休眠时数据备份所占用的大量存储空间,从而提高嵌入式系统运行效率。

    一种具有配置电路的相变存储器芯片

    公开(公告)号:CN102750980A

    公开(公告)日:2012-10-24

    申请号:CN201210254293.7

    申请日:2012-07-20

    Abstract: 本发明提供一种具有配置电路的相变存储器芯片,至少包括:存储阵列、行译码器单元、列译码单元、列选择器单元、驱动电路单元、敏感放大器单元、地址缓冲锁存单元、数据缓冲锁存单元、逻辑控制单元、以及配置电路单元。其中,所述配置电路单元,对所述驱动电路单元进行配置,使得驱动电路产生的电流脉冲能对芯片的存储单元进行有效的写入,使存储单元的高阻和低阻在具有较好的一致性;对所述敏感放大器单元进行配置,使得敏感放大器单元能对芯片的存储单元进行有效的快速读出。

    具有相变存储器的RFID标签
    150.
    发明公开

    公开(公告)号:CN102708398A

    公开(公告)日:2012-10-03

    申请号:CN201210209033.8

    申请日:2012-06-21

    Abstract: 本发明提供一种具有相变存储器的RFID标签。所述RFID标签包括:包含天线的信号收发单元;与所述信号收发单元连接的模拟信号处理单元,用于由所述信号收发单元所接收的射频信号中获取有用信号、以及将待发送信号处理成射频信号以便由所述信号收发单元来发送;相变存储器单元;以及与所述模拟信号处理单元及相变存储器单元相连接的数字信号处理单元,用于基于所述有用信号来与所述相变存储器单元通信,以便所述相变存储器单元将有用信号中的待存储的数据予以存储、并将待发送信号提供给所述数字信号处理单元。本发明的优点包括:寿命长、功耗低、能与CMOS工艺兼容等。

Patent Agency Ranking