一种应用于频率合成器的电荷泵

    公开(公告)号:CN109936362B

    公开(公告)日:2023-01-17

    申请号:CN201910145084.0

    申请日:2019-02-27

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于频率合成器的电荷泵,包括充放电电流支路和输出阻抗倍增电路;所述充放电电流支路由互补CMOS开关、轨到轨输入输出放大器构成的单位负反馈环路、电流源构成,用于对输出节点进行充放电并消除时钟馈通效应和电荷共享效应;所述输出阻抗倍增电路由折叠式共源共栅结构构成,用于提高电荷泵输出阻抗。所述输出阻抗倍增电路包括参考电流源、第一、第二、第三、第四、第五、第七、第八、第十、第十一、第十六NMOS管,及第一、第二、第三、第四、第六、第七、第九、第十、第十五PMOS管;本发明适用于低电压下匹配特性良好的漏端开关电荷泵,提高了充放电电流的匹配程度,改善频率合成器的相位噪声,提高电荷泵输出阻抗。

    一种误差自消除的MASH ΔΣ调制器

    公开(公告)号:CN110417415B

    公开(公告)日:2022-12-13

    申请号:CN201910598545.X

    申请日:2019-07-04

    Applicant: 东南大学

    Abstract: 本发明公开了一种误差自消除的MASHΔΣ调制器,包括三个级联的一阶调制器:第一调制器、第二调制器以及第三调制器;第一调制器包括第一量化器Q1、第一延迟单元D1、四个第一累加器;将调制器的输入信号放大M倍作为第一调制器的输入信号,并与第一延迟单元D1的输出信号累加后作为第一量化器Q1的输入信号,将第一量化器Q1的输出信号与第一调制器的另一输入信号累加后作为输出信号,且将第一量化器Q1的输入信号减去其输出信号作为第一延迟单元D1的输入信号,将第一量化器Q1的输入信号减去第一量化器Q1的输出信号后作为第一调制器的另一输出信号。本发明可实现误差自消除,提升输出序列的随机性,又减少了噪声消除过程中累加器的使用以减少输出电平数量。

    一种适用于低电压SAR ADC设计的节能开关切换电路及其方法

    公开(公告)号:CN110995269B

    公开(公告)日:2022-11-18

    申请号:CN201911080864.8

    申请日:2019-11-07

    Applicant: 东南大学

    Abstract: 本发明公开了一种适用于低电压SAR ADC设计的节能开关切换电路及其方法,属于集成电路设计技术领域,电路包括:P端采样开关(101)、N端采样开关(102)、DAC阵列、P端开关阵列(107)和N端开关阵列(108)、比较器(109)、SAR逻辑单元(110),其中DAC阵列包括P端MSB子阵列(103)、P端LSB子阵列(104)、N端MSB子阵列(105)、N端LSB子阵列(106)。本发明将MSB分裂结构与合并分离技术相结合,使得开关切换能量相比于传统切换算法减少了99.76%,同时避免了第三参考电平的使用,兼具能量及线性度的优势,尤其适合低电压ADC设计。

    一种基于再生的可变增益放大器结构及其控制方法

    公开(公告)号:CN108920779B

    公开(公告)日:2022-07-29

    申请号:CN201810608409.X

    申请日:2018-06-13

    Applicant: 东南大学

    Abstract: 本发明公开一种基于再生的可变增益放大器结构,包括2个电压跟随器、2个电容阵列、1个有源负阻抗电路及1个时钟产生电路,其中,第一电压跟随器的输入端作为放大器的输入正端,输出端经第一电容阵列连接有源负阻抗电路的一端,且有源负阻抗电路的该端作为放大器的输出正端,有源负阻抗电路的另一端作为放大器的输出负端,且有源负阻抗电路的该端经第二电容阵列连接第二电压跟随器的输出端,第二电压跟随器的输入端作为放大器的输入负端。此种放大器结构一方面具有增益的dB线性调节功能,另一方面对再生时间的要求大大降低。本发明还公开一种基于再生的可变增益放大器结构的控制方法。

    一种基于电阻增强型前馈的正交环形振荡器

    公开(公告)号:CN108847843B

    公开(公告)日:2022-04-15

    申请号:CN201810503499.6

    申请日:2018-05-23

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于电阻增强型前馈的正交环形振荡器,由四级单端延迟单元构成,每级延迟单元具有直接支路和前馈支路,直接支路由开漏NMOS晶体管组成,前馈支路由电阻增强型反相器构成。本发明推导了该振荡器的频率表达式以及起振条件,通过调节两条支路的跨导比值能改变振荡频率。本发明的结构,电阻增强型前馈支路能增大前馈加速输出节点电平翻转速率的力度,进一步提高振荡频率;输出的四路正交信号能直接驱动后级混频器,减少系统的功耗;本发明适用于低电压低功耗应用场合的环形振荡器。

    一种二阶跨阻放大器
    116.
    发明授权

    公开(公告)号:CN108649906B

    公开(公告)日:2022-02-11

    申请号:CN201810383825.4

    申请日:2018-04-26

    Applicant: 东南大学

    Abstract: 发明公开了一种二阶跨阻放大器,包括第一级电路、第二级电路和电容耦合电路,其中第一级电路和第二级电路通过电容耦合电路连接;所述第一级电路和第二级电路均利用源极跟随器的低阻抗节点构造虚地点,同时利用差分对构造交流虚地点,通过电容耦合电路隔离第一级电路和第二级电路的直流工作点,实现二阶滤波。本发明增加了跨阻放大器的阶数,相比于以往的一阶跨阻放大器,加大了滤波的滚降系数;通过无源混频器的频谱搬移特性,增加射频前端的频率选择特性;由于跨阻放大器具有二阶阻抗特性,能减缓后级滤波器的阶数压力,从而使后级滤波器减低功耗。

    一种宽动态范围的自偏置差分驱动整流器电路

    公开(公告)号:CN112542956B

    公开(公告)日:2021-10-12

    申请号:CN202011441188.5

    申请日:2020-12-08

    Applicant: 东南大学

    Abstract: 本发明公开了一种宽动态范围的自偏置差分驱动整流器电路。所述差分驱动整流器电路由第一NMOS管(M1)、第二NMOS管(M2)、第一PMOS管(M3)、第二PMOS管(M4)组成差分驱动整流器、第一二极管(D1)、第二二极管(D2)组成的特殊结构的二极管构成;输入信号为RF+和RF‑通过第一电容(C1)、第二电容(C2)接差分驱动整流器的输入端,差分驱动整流器的输出端接并联的第一二极管(D1)、第二二极管(D2),第一二极管(D1)、第二二极管(D2)的输出端为输出信号Vout。通过二极管从输出端口引入反馈,以此来给差分驱动整流器的输出PMOS的栅极提供偏置,控制其栅级电压。在高输入功率的情况下,有效降低差分驱动整流器的反向电流,拓宽差分驱动整流器电路高效率输出的动态范围。

    一种低功耗高分辨率的数字相位发生器

    公开(公告)号:CN108429540B

    公开(公告)日:2021-06-15

    申请号:CN201810151422.7

    申请日:2018-02-11

    Applicant: 东南大学

    Abstract: 本发明公开一种低功耗高分辨率的数字相位发生器,包括信号注入电路和四级环形振荡器;上述四级环形振荡器包含第一延迟单元、第二延迟单元、第三延迟单元和第四延迟单元,上述信号注入电路包括第一NMOS管和第二NMOS管,第一NMOS管的栅极接输入信号反相端,源极接地;第二NMOS管的栅极接输入信号同相端,源极接地;第一NMOS管的漏极连接第一延迟单元的输出正端,第二NMOS管的漏极连接第一延迟单元的输出负端。此种结构基于注入锁定技术实现,只需要调节环形振荡器的自由振荡器频率就可以实现高分辨的相位插值功能,具有非常低的功率消耗。

    基于跨导管本振开关融合结构的上变频器

    公开(公告)号:CN107231130B

    公开(公告)日:2020-06-30

    申请号:CN201710372268.1

    申请日:2017-05-24

    Applicant: 东南大学

    Inventor: 陈超 吴建辉 李红

    Abstract: 本发明公开了一种基于跨导管本振开关融合结构的上变频器,将本振开关与跨导管融合,本振开关管产生中频电流并对其进行周期切换;射频本振信号通过电容耦合方式作用于本振晶体管,而中频信号则通过运放负反馈环路为本振管提供偏置电压;偏置电压与栅极之间通过电阻连接,实现本振信号和中频信号的隔离;电路通过在差分对两端跨接电阻的方式实现了输入电压电流转换,从而保证了较高的线性度。本发明将传统上混频电路的晶体管层叠数目从三个减少为两个,显著缓和了电压裕度;本振开关管的实际栅极电压为误差放大器的输出电压与本振信号的摆幅之和,因此本振开关管的源极电压可以进一步升高,从而提高尾电流源的输出阻抗并可以容纳更高电压摆幅。

    一种应用于流水线型模数转换器的前台校准电路及校准方法

    公开(公告)号:CN106849949B

    公开(公告)日:2020-06-05

    申请号:CN201710007495.4

    申请日:2017-01-05

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于流水线型模数转换器的前台校准电路及校准方法,该校准电路包括带有局部正反馈的放大器、后级模数转换器、固定模拟输入信号模块、常数模块、延迟对齐求和单元、累加平均器,寄存器、加法器、减法器、n bit子ADC、子DAC和校准状态机等。本发明的校准电路结构简单,对模拟电路改动小,在数字域执行加减和移位运算,数字开销很小,且避免了后台校准中常见的收敛速度和计算复杂度较高的问题,采用的前台校准方法能够改善模数转换器的动态性能,使运放工作在最高增益状态,同时计算出电容失配误差,从而校准最终的输出编码。

Patent Agency Ranking