一种近阈值低功耗正交压控振荡器

    公开(公告)号:CN106026923A

    公开(公告)日:2016-10-12

    申请号:CN201610324291.9

    申请日:2016-05-16

    申请人: 东南大学

    IPC分类号: H03B5/32

    摘要: 本发明公开了一种近阈值低功耗正交压控振荡器,包括振荡器主体电路和自检测偏置电路,将振荡器主体电路中的相位耦合电路和自检测偏置电路中的峰值检测电路结合起来,复用了电流,降低了功耗。本发明的振荡器起振之初工作在较高的偏置电压下,大电流能够使电路快速起振;起振后,四个PMOS管一方面将四路振荡信号的相位差钳制在90°,另一方面检测到峰值电压,控制偏置电路降低偏置点,减少功耗,优化噪声性能。

    一种小面积低功耗时钟数据恢复电路

    公开(公告)号:CN109889196B

    公开(公告)日:2023-01-03

    申请号:CN201910102503.2

    申请日:2019-02-01

    申请人: 东南大学

    发明人: 吴建辉 丁欣 李红

    IPC分类号: H03L7/18 H03L7/093 H03L7/085

    摘要: 本发明公开了一种小面积低功耗时钟数据恢复电路,包括鉴频鉴相器、分频器、第一电荷泵、第二电荷泵、Bang‑bang鉴相器、环路滤波器、压控振荡器、第七开关,鉴频鉴相器的输入端接输入信号,并经分频器连接压控振荡器的第一输出端;压控振荡器的输入端与环路滤波器相连,及第二、三四五输出端与Bang‑bang鉴相器的第一至四输入端相连,Bang‑bang鉴相器的第五六输入端接正负差分输入信号,及其第一至四输出端作为整个电路输出端,其第五输出端与第二电荷泵相连;第二电荷泵通过第七开关连接电源,及输出端与环路滤波器的第二输入端相连;第一电荷泵连接鉴频鉴相器,且输出端连接至环路滤波器的第一输入端。本发明双环交替工作功耗较低,缩小面积,兼顾建立速度和噪声性能。

    一种高精度数字时间转换器及其控制方法

    公开(公告)号:CN107968649B

    公开(公告)日:2021-01-12

    申请号:CN201711113748.2

    申请日:2017-11-13

    申请人: 东南大学

    IPC分类号: H03L7/081

    摘要: 本发明公开一种高精度数字时间转换器,包括相连接的时序电路和斜坡产生及阈值比较电路。此种技术方案利用先固定时间放电再固定电流充电的方式,使得延迟时间与充放电电容的绝对值无关,只与电流比例及输入频率周期相关。由于电容值随PVT变化较大,而电流比例和输入周期较为精确,本发明相比于传统数字时间转换器具有高精度的特点,可提高DTC的转换精度和可用性。

    一种误差自消除的MASH ΔΣ调制器

    公开(公告)号:CN110417415A

    公开(公告)日:2019-11-05

    申请号:CN201910598545.X

    申请日:2019-07-04

    申请人: 东南大学

    IPC分类号: H03M3/00

    摘要: 本发明公开了一种误差自消除的MASH ΔΣ调制器,包括三个级联的一阶调制器:第一调制器、第二调制器以及第三调制器;第一调制器包括第一量化器Q1、第一延迟单元D1、四个第一累加器;将调制器的输入信号放大M倍作为第一调制器的输入信号,并与第一延迟单元D1的输出信号累加后作为第一量化器Q1的输入信号,将第一量化器Q1的输出信号与第一调制器的另一输入信号累加后作为输出信号,且将第一量化器Q1的输入信号减去其输出信号作为第一延迟单元D1的输入信号,将第一量化器Q1的输入信号减去第一量化器Q1的输出信号后作为第一调制器的输出信号。本发明可实现误差自消除,提升输出序列的随机性,又减少了噪声消除过程中累加器的使用以减少输出电平数量。

    一种小面积低功耗时钟数据恢复电路

    公开(公告)号:CN109889196A

    公开(公告)日:2019-06-14

    申请号:CN201910102503.2

    申请日:2019-02-01

    申请人: 东南大学

    发明人: 吴建辉 丁欣 李红

    IPC分类号: H03L7/18 H03L7/093 H03L7/085

    摘要: 本发明公开了一种小面积低功耗时钟数据恢复电路,包括鉴频鉴相器、分频器、第一电荷泵、第二电荷泵、Bang-bang鉴相器、环路滤波器、压控振荡器、第七开关,鉴频鉴相器的输入端接输入信号,并经分频器连接压控振荡器的第一输出端;压控振荡器的输入端与环路滤波器相连,及第二、三四五输出端与Bang-bang鉴相器的第一至四输入端相连,Bang-bang鉴相器的第五六输入端接正负差分输入信号,及其第一至四输出端作为整个电路输出端,其第五输出端与第二电荷泵相连;第二电荷泵通过第七开关连接电源,及输出端与环路滤波器的第二输入端相连;第一电荷泵连接鉴频鉴相器,且输出端连接至环路滤波器的第一输入端。本发明双环交替工作功耗较低,缩小面积,兼顾建立速度和噪声性能。

    一种衬底动态偏置的LC压控振荡器

    公开(公告)号:CN108768301A

    公开(公告)日:2018-11-06

    申请号:CN201810431737.7

    申请日:2018-05-08

    申请人: 东南大学

    IPC分类号: H03B5/04 H03B5/12

    CPC分类号: H03B5/04 H03B5/1218

    摘要: 本发明公开一种衬底动态偏置的LC压控振荡器,包括交叉耦合对、衬底动态偏置电路、谐振腔、电容阵列和频率调谐模块,其中,交叉耦合对的控制端与衬底动态偏置电路连接,交叉耦合对的输出端分别与谐振腔、电容阵列、频率调谐模块并联;交叉耦合对提供负阻,弥补谐振腔的损耗;电感和电容决定振荡频率,电容阵列选择频带范围,保证所有工艺角下满足频带覆盖要求,变容管负责微调振荡频率,而衬底动态偏置电路则负责实时调节衬底电压,图1中所有连线交叉处均有连接点。此种振荡器结构在稳定振荡后跟随振荡波形自动调节衬底电压,避免晶体管进入线性区,恶化相位噪声,同时对环境因素的影响不敏感。

    一种近阈值低功耗正交压控振荡器

    公开(公告)号:CN106026923B

    公开(公告)日:2018-07-17

    申请号:CN201610324291.9

    申请日:2016-05-16

    申请人: 东南大学

    IPC分类号: H03B5/32

    摘要: 本发明公开了一种近阈值低功耗正交压控振荡器,包括振荡器主体电路和自检测偏置电路,将振荡器主体电路中的相位耦合电路和自检测偏置电路中的峰值检测电路结合起来,复用了电流,降低了功耗。本发明的振荡器起振之初工作在较高的偏置电压下,大电流能够使电路快速起振;起振后,四个PMOS管一方面将四路振荡信号的相位差钳制在90°,另一方面检测到峰值电压,控制偏置电路降低偏置点,减少功耗,优化噪声性能。

    一种互补反馈式栅极开关电荷泵电路

    公开(公告)号:CN106100321B

    公开(公告)日:2018-06-15

    申请号:CN201610567592.4

    申请日:2016-07-18

    申请人: 东南大学

    IPC分类号: H02M3/07

    摘要: 本发明公开了一种互补反馈式栅极开关电荷泵电路,包括偏置电路、参考支路、输出支路和运放反馈补偿回路,偏置电路通过两路电流镜偏置管,分别给输出支路中的充电电流管和放电电流管提供偏置电压;参考支路和输出支路分别通过电容和传输门结构,使得偏置电平不随开关信号产生较大波动,保持稳定;运放反馈补偿回路将输出电平同参考电平比较,反馈至电流镜偏置管,补偿上下充放电电流值。本发明适应低电压设计要求,能够保证电荷泵充放电电流的匹配及稳定,同时满足锁相环低相位噪声的要求。

    一种高精度数字时间转换器及其控制方法

    公开(公告)号:CN107968649A

    公开(公告)日:2018-04-27

    申请号:CN201711113748.2

    申请日:2017-11-13

    申请人: 东南大学

    IPC分类号: H03L7/081

    CPC分类号: H03L7/081

    摘要: 本发明公开一种高精度数字时间转换器,包括相连接的时序电路和斜坡产生及阈值比较电路。此种技术方案利用先固定时间放电再固定电流充电的方式,使得延迟时间与充放电电容的绝对值无关,只与电流比例及输入频率周期相关。由于电容值随PVT变化较大,而电流比例和输入周期较为精确,本发明相比于传统数字时间转换器具有高精度的特点,可提高DTC的转换精度和可用性。

    一种误差自消除的MASH ΔΣ调制器

    公开(公告)号:CN110417415B

    公开(公告)日:2022-12-13

    申请号:CN201910598545.X

    申请日:2019-07-04

    申请人: 东南大学

    IPC分类号: H03M3/00

    摘要: 本发明公开了一种误差自消除的MASHΔΣ调制器,包括三个级联的一阶调制器:第一调制器、第二调制器以及第三调制器;第一调制器包括第一量化器Q1、第一延迟单元D1、四个第一累加器;将调制器的输入信号放大M倍作为第一调制器的输入信号,并与第一延迟单元D1的输出信号累加后作为第一量化器Q1的输入信号,将第一量化器Q1的输出信号与第一调制器的另一输入信号累加后作为输出信号,且将第一量化器Q1的输入信号减去其输出信号作为第一延迟单元D1的输入信号,将第一量化器Q1的输入信号减去第一量化器Q1的输出信号后作为第一调制器的另一输出信号。本发明可实现误差自消除,提升输出序列的随机性,又减少了噪声消除过程中累加器的使用以减少输出电平数量。