-
公开(公告)号:CN108695315A
公开(公告)日:2018-10-23
申请号:CN201810319727.4
申请日:2018-04-11
Applicant: 三星电子株式会社
IPC: H01L27/02
CPC classification number: H01L23/5286 , G06F17/505 , G06F17/5072 , G06F17/5077 , H01L21/823475 , H01L23/5226 , H01L23/5283 , H01L27/0207 , H01L27/088 , H01L27/092 , H01L27/11807 , H01L2027/11881
Abstract: 提供了标准单元及包括其的集成电路。该集成电路包括:电源轨,包括在垂直方向上彼此间隔开的第一导电线和第二导电线,其中第一导电线和第二导电线在第一水平方向上彼此平行地延伸,并彼此电连接以向第一标准单元供应电力,其中第一导电线和第二导电线设置在第一标准单元的边界处;以及第三导电线,在第一导电线与第二导电线之间,并在与第一水平方向正交的第二水平方向上延伸,以传送第一标准单元的输入信号或输出信号。
-
公开(公告)号:CN108231760A
公开(公告)日:2018-06-29
申请号:CN201711337186.X
申请日:2017-12-14
Applicant: 三星电子株式会社
IPC: H01L27/02
CPC classification number: H01L27/088 , H01L23/5226 , H01L23/528 , H01L27/0207 , H01L27/0705 , H01L29/0847 , H01L29/1037 , H01L29/41741 , H01L29/7827
Abstract: 本公开涉及具有垂直晶体管的集成电路。一种具有垂直晶体管的集成电路包括在第一方向上延伸并彼此平行地顺序排列的第一栅线至第四栅线、在第一栅线至第三栅线之上并与第二栅线绝缘的第一顶有源区、以及第二顶有源区。第一顶有源区分别与第一栅线和第三栅线形成第一晶体管和第三晶体管。第二顶有源区在第二栅线至第四栅线之上并与第三栅线绝缘。第二顶有源区分别与第二栅线和第四栅线形成第二晶体管和第四晶体管。
-
公开(公告)号:CN108206183A
公开(公告)日:2018-06-26
申请号:CN201710956783.4
申请日:2017-10-13
Applicant: 三星电子株式会社
IPC: H01L27/04 , H01L23/528 , G06F17/50
Abstract: 一种集成电路包括:下层,包括在第一方向上延伸的第一下部图案和第二下部图案;布置在第一下部图案上的第一通孔和布置在第二下部图案上的第二通孔;布置在第一通孔上的第一上部图案;以及布置在第二通孔上的第二上部图案,其中第一颜色被分配给第一上部图案,第二颜色被分配给第二上部图案,第一上部图案和第二上部图案在第二方向上彼此邻近,并且第一通孔布置在第一下部图案的第一边缘区域中,第一边缘区域与第一下部图案的第二边缘区域相比离第二下部图案更远,第二边缘区域与第一边缘区域相对。
-
公开(公告)号:CN107818811A
公开(公告)日:2018-03-20
申请号:CN201710821332.X
申请日:2017-09-13
Applicant: 三星电子株式会社
CPC classification number: G11C29/702 , G11C5/025 , G11C7/1012 , G11C29/26 , G11C29/76 , G11C29/838 , G06F11/1666
Abstract: 一种存储器器件,包括:包括布置在包括正常列和用于修复所述正常列的冗余列的多个列中的多个存储器单元的存储器单元阵列,包括正常外围逻辑电路和用于修复所述正常外围逻辑电路的冗余外围逻辑电路的多个外围逻辑电路,以及被配置为基于所述多个列中的至少一个的缺陷或所述多个外围逻辑电路中的至少一个的缺陷中的至少一个缺陷,在所述多个列和所述多个外围逻辑电路之间形成第一路径的第一路径选择逻辑。
-
公开(公告)号:CN103515380B
公开(公告)日:2017-09-29
申请号:CN201310263499.0
申请日:2013-06-27
Applicant: 三星电子株式会社
CPC classification number: G06F17/5072 , G06F17/50 , G06F17/5077 , G06F17/5081 , H01L27/0207 , H01L27/092 , H01L27/0924 , H01L29/6681
Abstract: 本发明提供一种可以最小化因导电线、尤其是栅极线中的过头部产生的寄生电容的半导体集成电路及其设计和制造方法。一种设计具有FinFET架构的半导体集成电路的方法包括:执行将被设计的半导体集成电路的前仿真;基于前仿真的结果来设计半导体集成电路的组件的布局,组件包括第一器件区域、第二器件区域以及跨过第一器件区域和第二器件区域延伸的第一导电线;根据至少一条设计规则来修改作为布置在第一器件区域和第二器件区域之间并电气地切割第一导电线的第一切割区域,以最小化通过第一切割区域创建的第一导电线的过头部。
-
公开(公告)号:CN104766572A
公开(公告)日:2015-07-08
申请号:CN201510004108.2
申请日:2015-01-04
Applicant: 三星电子株式会社
CPC classification number: G09G3/3607 , G09G3/3413 , G09G2310/0235 , G09G2320/0242 , G09G2320/064 , G09G2340/0407 , G09G2340/06
Abstract: 提供了一种控制包括被配置为包括红(R)、绿(G)、和白色(W)子像素的面板,以及被配置成使用白色光源和蓝色光源中的至少一个提供背光给面板的背光的显示装置的控制方法,所述方法包括:将图像数据转换为红(R),绿(G)和蓝(B)子帧数据;根据R,G,和B子帧数据来导通R,G和W子像素;以及导通W子像素,将白色光源的亮度设置为R,G和B子帧数据的亮度值,向面板提供处于设定亮度的白光,导通对应于剩余子帧数据的子像素,设置白色光源的亮度和蓝色光源的亮度中的至少一个,并且向面板提供处于设定亮度的光。
-
公开(公告)号:CN102687195B
公开(公告)日:2015-03-25
申请号:CN201080049425.1
申请日:2010-10-15
Applicant: 三星电子株式会社
IPC: G09G3/36 , G02F1/1335
CPC classification number: G09G3/3406 , G09G3/003 , H04N13/341 , H04N13/361 , H04N13/398 , H04N2013/403 , H04N2013/405
Abstract: 一种显示二维图像和三维图像的显示设备以及一种驱动所述显示设备的方法。在二维/三维图像显示设备中,图像信号输入单元向显示面板输入左图像信号、左反转图像信号、至少一个二维图像信号、右图像信号和右反转图像信号,快门式眼镜的左快门与左图像信号同步地打开,快门式眼镜的右快门与右图像信号同步地打开,并且快门式眼镜的左快门和右快门与左反转图像信号、所述至少一个二维图像信号和右反转图像信号同步地被关闭。
-
公开(公告)号:CN103650023A
公开(公告)日:2014-03-19
申请号:CN201280034020.X
申请日:2012-05-29
Applicant: 三星电子株式会社
IPC: G09G3/36
CPC classification number: G09G3/3413 , G09G2310/0224 , G09G2310/0235 , G09G2320/0261 , G09G2320/106
Abstract: 提供了图像信号处理设备、显示装置、以及显示方法。该图像信号处理设备包括:光源驱动器,其以给定次序开启提供不同颜色的多个光源;子帧计算器,其将输入图像信号的帧划分成多个子帧;显示处理器,其在显示面板上顺序地输出多个子帧;以及同步信号处理器,其向背光驱动器输出同步信号以便以给定次序在多个子帧中的每个子帧中开启多个光源。
-
公开(公告)号:CN102782568A
公开(公告)日:2012-11-14
申请号:CN201180008820.X
申请日:2011-02-10
Applicant: 三星电子株式会社
CPC classification number: G09G3/342 , G09G3/003 , G09G2310/08 , G09G2320/064 , G09G2360/16
Abstract: 提供一种用于控制接收3D视频序列的三维(3D)显示装置的背光单元的方法和装置。所述方法包括:对于背光单元的多个子块发光到其的液晶显示器(LCD)单元的多个部分区域的每一个,确定显示在LCD单元上的3D视频序列的图像亮度级别;基于LCD单元的部分区域的每一个的图像亮度来确定背光单元的所述多个子块的导通时间;以及通过与包括3D视频序列的左视点帧和右视点帧的集合之间的切换周期同步来确定背光单元的所述多个子块的导通时间段。
-
公开(公告)号:CN102687195A
公开(公告)日:2012-09-19
申请号:CN201080049425.1
申请日:2010-10-15
Applicant: 三星电子株式会社
IPC: G09G3/36 , G02F1/1335
CPC classification number: G09G3/3406 , G09G3/003 , H04N13/341 , H04N13/361 , H04N13/398 , H04N2013/403 , H04N2013/405
Abstract: 一种显示二维图像和三维图像的显示设备以及一种驱动所述显示设备的方法。在二维/三维图像显示设备中,图像信号输入单元向显示面板输入左图像信号、左反转图像信号、至少一个二维图像信号、右图像信号和右反转图像信号,快门式眼镜的左快门与左图像信号同步地打开,快门式眼镜的右快门与右图像信号同步地打开,并且快门式眼镜的左快门和右快门与左反转图像信号、所述至少一个二维图像信号和右反转图像信号同步地被关闭。
-
-
-
-
-
-
-
-
-