-
公开(公告)号:CN104541253B
公开(公告)日:2018-07-24
申请号:CN201380044717.X
申请日:2013-06-24
申请人: 英特尔公司
CPC分类号: G06F12/0246 , G06F11/1012 , G06F12/0238 , G06F2212/1032 , G06F2212/1041 , G06F2212/403 , G06F2212/7202 , G06F2212/7207 , G11C16/10 , G11C16/3459 , G11C16/349
摘要: 公开了针对与保护被写入到非易失性存储器的系统关键数据相关联的技术的示例。在一些示例中,系统关键数据可以通过使用第一数据保护方案而被写入到非易失性存储器。包括非系统关键数据的用户数据还可以通过使用第二数据保护方案而被写入到非易失性存储器。针对这些示例,两个数据保护方案可以具有相同的给定数据格式大小。提供针对第一数据保护方案的使用的各种示例,其与通过使用第二数据保护方案提供给用户数据的保护相比,可以提供针对系统关键数据的增强的保护。描述并要求保护其它示例。
-
公开(公告)号:CN102713855A
公开(公告)日:2012-10-03
申请号:CN201080058296.2
申请日:2010-12-01
申请人: 桑迪士克科技股份有限公司
IPC分类号: G06F11/10
CPC分类号: H03M7/30 , G06F11/1048 , G06F12/0246 , G06F2212/401 , G06F2212/403 , H03M13/35 , H03M13/6312
摘要: 耦接到存储器阵列的控制器包括错误校正编码(ECC)引擎和耦接到该ECC引擎的ECC增强压缩模块。该ECC增强压缩模块被配置为接收并压缩要提供给ECC引擎以被编码的控制数据。在ECC引擎处产生的压缩的被编码控制数据作为码字被存储在存储器阵列处。
-
公开(公告)号:CN104254990A
公开(公告)日:2014-12-31
申请号:CN201280072754.7
申请日:2012-10-22
申请人: LS产电株式会社
IPC分类号: H04L1/00
CPC分类号: H04L1/0061 , G06F2212/403 , H03M13/09 , H04L1/0041 , H04L1/0045 , H04L1/0075 , H04L69/22
摘要: 第一通信装置通过使用数据和虚拟序列号来计算用于检测数据中的错误的数据错误检测码,并且产生包括数据和数据错误检测码的包。所述包不包括用于计算错误检测的虚拟序列号。第一通信装置将包传输至第二通信装置。
-
公开(公告)号:CN103778964A
公开(公告)日:2014-05-07
申请号:CN201310746872.8
申请日:2013-12-30
申请人: 上海晨思电子科技有限公司 , 晨星半导体股份有限公司
发明人: 周涛
IPC分类号: G11C16/24
CPC分类号: G06F11/1072 , G06F11/076 , G06F11/1068 , G06F12/0246 , G06F2212/403 , G06F2212/7209 , G11C16/20 , G11C29/52
摘要: 本发明公开了一种NAND?Flash烧写数据的处理、使用方法及装置、系统。其中,NAND?Flash烧写数据的处理方法包括:识别出NAND?Flash烧写数据中的所有半空块,半空块是烧写数据中部分页写有数据、其余页空白的块,在所有半空块的所有空白页中写入预设标记字符,以使半空块均转换为全满块。通过上述方式,本发明能够使得烧写数据块都满足每个页都空或者每个页都写有数据的要求,从而避免高温贴片时已烧写数据出现损坏,提高产品质量和可靠性。
-
公开(公告)号:CN109144888A
公开(公告)日:2019-01-04
申请号:CN201810021540.6
申请日:2018-01-10
申请人: 东芝存储器株式会社
发明人: 菅野伸一
IPC分类号: G06F12/02
CPC分类号: G06F11/1068 , G06F3/0619 , G06F3/064 , G06F3/065 , G06F3/0664 , G06F3/0679 , G06F11/1048 , G06F12/0246 , G06F12/1009 , G06F2212/1008 , G06F2212/1024 , G06F2212/1032 , G06F2212/403 , G06F2212/608 , G06F2212/657 , G06F2212/7201 , G06F2212/7202 , G06F2212/7203 , G06F2212/7205 , G06F2212/7207 , G11C29/52 , G06F12/0804
摘要: 本发明实现能够经由其他区域的逻辑地址来利用某区域所保存的数据的存储器系统。实施方式的存储器系统将与非易失性存储器的第1区域对应的第1逻辑物理地址变换表的内容复制到与非易失性存储器的第2区域对应的第2逻辑物理地址变换表。存储器系统根据指定第2区域的逻辑地址的读取请求,基于第2逻辑物理地址变换表,将第1数据的一部分从第1区域读出并返回给主机计算机。存储器系统从分配给第1区域的所述非易失性存储器的第1区块群中检测满足刷新条件的区块,对所检测出的区块内的数据的错误进行纠正,将错误已被纠正的数据回写到与所述检测出的区块相同的区块。
-
公开(公告)号:CN108780422A
公开(公告)日:2018-11-09
申请号:CN201780018218.1
申请日:2017-03-13
申请人: 高通股份有限公司
发明人: C·B·韦里利 , M·C·A·A·黑德斯 , N·瓦伊德亚纳坦
IPC分类号: G06F12/02 , G06F11/10 , H03M7/30 , H03M13/00 , G06F12/0875 , G06F12/12 , G06F12/0862
CPC分类号: G06F3/0638 , G06F3/0604 , G06F3/0632 , G06F3/0673 , G06F11/1004 , G06F11/1048 , G06F11/1076 , G06F12/0223 , G06F12/0862 , G06F12/0875 , G06F12/12 , G06F2212/1024 , G06F2212/1044 , G06F2212/401 , G06F2212/403 , G06F2212/466 , H03M7/30 , H03M13/6312
摘要: 本发明公开在基于中央处理单元CPU的系统中使用压缩指示符CI提示目录来提供存储器带宽压缩。在这点上,一种经压缩存储器控制器提供包括多个CI提示目录条目的CI提示目录,所述CI提示目录条目各自提供多个CI提示。所述经压缩存储器控制器经配置以接收包括存储线的物理地址的存储器读取请求,且起始包括所请求的读取长度值的存储器读取事务。所述经压缩存储器控制器进一步经配置以与起始所述存储器读取事务并行地,确定所述物理地址是否对应于所述CI提示目录中的CI提示目录条目。如果是,那么所述经压缩存储器控制器从所述CI提示目录的所述CI提示目录条目读取CI提示,并基于所述CI提示来修改所述存储器读取事务的所述所请求的读取长度值。
-
公开(公告)号:CN104916332A
公开(公告)日:2015-09-16
申请号:CN201410621476.7
申请日:2014-11-06
申请人: 华邦电子股份有限公司
发明人: 山内一贵
IPC分类号: G11C29/42
CPC分类号: G11C29/52 , G06F3/0679 , G06F3/0688 , G06F11/00 , G06F11/10 , G06F11/1048 , G06F11/1052 , G06F11/1068 , G06F2212/2022 , G06F2212/214 , G06F2212/222 , G06F2212/403 , G11C11/5628 , G11C16/10 , G11C2029/0411
摘要: 本发明提供一种半导体存储装置及NAND型快闪存储器的程序化方法,具体包括存储器阵列100、分页缓冲/感测电路160、连接至外部输出入端的输出入缓冲器110、进行数据的错误检测修正的ECC电路120。程序化动作中,输出入缓冲器110将程序化数据并列地载入分页缓冲/感测电路160及ECC电路120。ECC电路120将ECC计算后产生的运算位写入分页缓冲/感测电路160的备用领域。ECC处理结束后,保持于分页缓冲/感测电路160的数据程序化至选择的分面。
-
公开(公告)号:CN102713855B
公开(公告)日:2015-04-08
申请号:CN201080058296.2
申请日:2010-12-01
申请人: 桑迪士克科技股份有限公司
IPC分类号: G06F11/10
CPC分类号: H03M7/30 , G06F11/1048 , G06F12/0246 , G06F2212/401 , G06F2212/403 , H03M13/35 , H03M13/6312
摘要: 耦接到存储器阵列的控制器包括错误校正编码(ECC)引擎和耦接到该ECC引擎的ECC增强压缩模块。该ECC增强压缩模块被配置为接收并压缩要提供给ECC引擎以被编码的控制数据。在ECC引擎处产生的压缩的被编码控制数据作为码字被存储在存储器阵列处。
-
公开(公告)号:CN102541747A
公开(公告)日:2012-07-04
申请号:CN201110342639.4
申请日:2011-10-25
申请人: 马维尔国际贸易有限公司
发明人: X·杨
CPC分类号: G06F12/023 , G06F12/0246 , G06F12/04 , G06F2212/1032 , G06F2212/401 , G06F2212/403 , G06F2212/7201
摘要: 本发明涉及存储器系统中的数据压缩和编码。各实施例提供了一种方法,其包括:接收包括多个数据扇区的输入数据;压缩多个数据扇区,以生成对应的多个经压缩的数据扇区;拆分多个经压缩的数据扇区中的经压缩的数据扇区,以生成多个拆分的经压缩的数据扇区;以及将包括多个拆分的经压缩的数据扇区的多个经压缩的数据扇区,存储在存储器的多个存储器页面中。
-
公开(公告)号:CN104809032B
公开(公告)日:2018-05-04
申请号:CN201510035650.4
申请日:2015-01-23
申请人: DSSD股份有限公司
发明人: J·S·邦威克
IPC分类号: G06F11/10
CPC分类号: G06F11/1076 , G06F3/0604 , G06F3/0605 , G06F3/0619 , G06F3/0634 , G06F3/064 , G06F3/0647 , G06F3/0652 , G06F3/0659 , G06F3/0673 , G06F3/0689 , G06F11/1096 , G06F12/0253 , G06F2212/1032 , G06F2212/262 , G06F2212/403
摘要: 一种用于存储系统中的服务感知奇偶校验放置的方法和系统,包括:在接收指定目标SD的服务通知之后,将RAID条带写入到永久存储器,其中,RAID条带的奇偶校验块存储于目标SD上并且RAID条带中的数据块均不存储于目标SD上。方法还包括执行改进的垃圾收集操作,该改进的垃圾收集操作包括:标识永久存储器中的活RAID条带;将新的RAID条带写入到永久存储器中的新位置,其中新的RAID条带包括来自活RAID条带的数据的一部分的副本,并且新的RAID条带中的奇偶校验块存储于目标SD上;当完成改进的垃圾收集操作时,发出去除通知。
-
-
-
-
-
-
-
-
-