半导体装置及其制造方法

    公开(公告)号:CN1519944A

    公开(公告)日:2004-08-11

    申请号:CN200310124836.4

    申请日:2003-12-31

    Inventor: 柴田义行

    Abstract: 一种半导体装置及其制造方法,通过使构成要求高速的信号处理的第1DRAM部(102)的存储单元所具有的电容比构成要求充分的信号保持特性的第2DRAM部(103)的存储单元所具有的电容小来使存储单元的电荷蓄积特性实现最佳化。此外,使通过用栓来连接DRAM部的电容元件与半导体衬底而产生的电阻实现最佳化。解决了在现有的DRAM混合装载系统LSI芯片中,即使是在芯片上安装了多个DRAM部的情况,也由同一结构的单元电容器构成了全部的DRAM部,因此存在难以兼顾需要高速地存取的DRAM部和需要充分的信号保持特性的DRAM部的问题。

    半导体装置及其制造方法

    公开(公告)号:CN1314123C

    公开(公告)日:2007-05-02

    申请号:CN200310124836.4

    申请日:2003-12-31

    Inventor: 柴田义行

    Abstract: 一种半导体装置及其制造方法,通过使构成要求高速的信号处理的第1DRAM部(102)的存储单元所具有的电容比构成要求充分的信号保持特性的第2DRAM部(103)的存储单元所具有的电容小来使存储单元的电荷蓄积特性实现最佳化。此外,使通过用栓来连接DRAM部的电容元件与半导体衬底而产生的电阻实现最佳化。解决了在现有的DRAM混合装载系统LSI芯片中,即使是在芯片上安装了多个DRAM部的情况,也由同一结构的单元电容器构成了全部的DRAM部,因此存在难以兼顾需要高速地存取的DRAM部和需要充分的信号保持特性的DRAM部的问题。

Patent Agency Ranking