PGP密钥管理认证密码恢复算法的FPGA实现方法

    公开(公告)号:CN108900307A

    公开(公告)日:2018-11-27

    申请号:CN201810734669.1

    申请日:2018-07-06

    Applicant: 厦门大学

    Abstract: PGP密钥管理认证密码恢复算法的FPGA实现方法,针对PGP密钥管理认证中的Twofish-256算法和S2K算法的加密组合,利用FPGA中的可编程逻辑电路部分实现PGP认证密码恢复电路,利用FPGA片内处理器部分实现整个密码恢复系统的调度。PL部分由控制、认证密码生成、S2K函数、计数器、对称密钥选择、Twofish-256解密、SHA-1检验等模块组成。PS部分是FPGA片内处理器模块,PS部分由FPGA内部AXI总线与PL部分连接,实现对PGP认证密码恢复电路的控制和数据交互。最终实现PGP密钥管理认证密码恢复专用电路,具有高速的密码恢复速度和较低的功耗,兼具灵活性、实用性和针对性。

    基于FPGA的LUKS认证芯片电路及其密码恢复方法

    公开(公告)号:CN106027261A

    公开(公告)日:2016-10-12

    申请号:CN201610329181.1

    申请日:2016-05-18

    Applicant: 厦门大学

    Abstract: 基于FPGA的LUKS认证芯片电路及其密码恢复方法。芯片电路设控制、密码生成、3个用户密钥PBKDF2、用户密钥选择、AES128密钥扩展、AES128解密、BRAM存储、反取证合并、哈希校验值PBKDF2和比较共12个模块。密码恢复方法:FPGA处理器解析加密的LUKS镜像文件获取认证需要的数据;处理器将认证需要的数据写入控制模块的寄存器;处理器向LUKS认证芯片电路发送启动信号,芯片电路进行密码恢复;处理器启动芯片电路后监测芯片电路控制模块中状态寄存器,获取认证是否完毕及认证是否成功的信息;处理器监测到认证完毕,若成功,向控制台输出认证恢复的密码;若失败,输出密码恢复失败信息。

    一种用于信号采集的处理电路

    公开(公告)号:CN119341595A

    公开(公告)日:2025-01-21

    申请号:CN202411856165.9

    申请日:2024-12-17

    Applicant: 厦门大学

    Abstract: 一种用于信号采集的处理电路,包括:天线、射频前端模块、模拟数字转换器、信号检测模块、控制模块、第一信号调理电路、第一射频开关、第二信号调理电路和第二射频开关,所述天线接收无线信号并输出到所述射频前端模块,所述射频前端模块将处理后的信号输出到所述模拟数字转换器的输入端口,所述模拟数字转换器连接所述信号检测模块,所述信号检测模块连接所述控制模块,所述控制模块通过第一射频开关连接所述第一信号调理电路,所述控制模块通过第二射频开关连接所述第二信号调理电路。根据信噪比及输出摆幅的需求可切换两种信号调理电路,并设置反相器的尺寸,使得在低电源电压下,实现对信号调理电路的灵活控制并获得较大的输出摆幅。

    基于BERT模型的通道特征交互时间建模行为识别方法

    公开(公告)号:CN115457657A

    公开(公告)日:2022-12-09

    申请号:CN202211083801.X

    申请日:2022-09-06

    Applicant: 厦门大学

    Abstract: 基于BERT模型的通道特征交互时间建模行为识别方法,属于计算机视觉、深度学习和行为识别技术领域。将动作视频分解成对应的RGB图像序列输入二维卷积神经网络,基于二维卷积神经网络提取的特征,通过通道重组模块和通道BERT模型对子通道特征序列进行自注意力计算,提取随时间变化差异较大的关键子通道特征以及它们之间的交互相关性,获得区分动作类别的关键语义特征及其相关性,从而提高行为分类精度。通过将通道BERT和时间BERT联合起来,进一步关注关键帧中的关键通道语义特征,从而获得更高的行为识别准确率。

    一种比较器失调漂移后台校正电路和方法

    公开(公告)号:CN110138386B

    公开(公告)日:2020-12-25

    申请号:CN201910361085.9

    申请日:2019-04-30

    Applicant: 厦门大学

    Abstract: 一种比较器失调漂移后台校正电路和方法。校正开关电路和模拟信号输入端口的Vin+和Vin‑端子相连;放大器电路的输入端和共模电压输入端Vcm相连,输出和动态比较器电路的输入相连;动态比较器电路的正负输入端与复位开关相连,动态比较器电路的输出与输出端口的Vout+和Vout‑端子相连并作为校正控制逻辑电路的输入;所述校正控制逻辑电路的一路输出作为双向计数器电路的输入,另一路输出和其他比较器的控制信号端口相连;双向计数器电路的输出和数模转换电路的输入相连,数模转换电路的输出和失调校正电压输入电路相连并输出失调校正电压到预放大器电路对失调电压进行校正。

    一种用于差分混沌调制通信系统的盲估计位同步实现方法

    公开(公告)号:CN101895380B

    公开(公告)日:2012-10-31

    申请号:CN201010142314.7

    申请日:2010-04-02

    Applicant: 厦门大学

    Abstract: 一种用于差分混沌调制通信系统的盲估计位同步实现方法,涉及数字移动通信领域中基于混沌扩谱技术的位同步方法。提供一种用于差分混沌调制通信系统的盲估计位同步实现方法。盲估计位同步方法是利用差分混沌调制信号中参考和调制部分载波波形重复、能量恒定的特性,通过寻找大于同步门限的局部相关最大值作为本地时钟的初始同步点,然后再利用数字锁相环进行后续相关峰值跟踪和同步调整,以兼顾位同步的建立速度和精度。

    PGP密钥管理认证密码恢复算法的FPGA实现方法

    公开(公告)号:CN108900307B

    公开(公告)日:2020-03-24

    申请号:CN201810734669.1

    申请日:2018-07-06

    Applicant: 厦门大学

    Abstract: PGP密钥管理认证密码恢复算法的FPGA实现方法,针对PGP密钥管理认证中的Twofish‑256算法和S2K算法的加密组合,利用FPGA中的可编程逻辑电路部分实现PGP认证密码恢复电路,利用FPGA片内处理器部分实现整个密码恢复系统的调度。PL部分由控制、认证密码生成、S2K函数、计数器、对称密钥选择、Twofish‑256解密、SHA‑1检验等模块组成。PS部分是FPGA片内处理器模块,PS部分由FPGA内部AXI总线与PL部分连接,实现对PGP认证密码恢复电路的控制和数据交互。最终实现PGP密钥管理认证密码恢复专用电路,具有高速的密码恢复速度和较低的功耗,兼具灵活性、实用性和针对性。

    一种宽带射频开关CMOS电路

    公开(公告)号:CN102843121B

    公开(公告)日:2014-10-08

    申请号:CN201210362923.2

    申请日:2012-09-24

    Applicant: 厦门大学

    Abstract: 一种宽带射频开关CMOS电路,涉及一种射频电开关。提供能够有效地降低开关插入损耗,同时当开关隔离时,π型滤波器电路变为阻抗变换电路,可工作在DC~43GHz的频段内,可集成到片上系统Soc或专用集成电路ASCI等,用于对射频信号的传输及隔离操作的一种宽带射频开关CMOS电路。设有数字控制模块、传输门模块和π型网络模块;所述数字控制模块的输入端外接数字控制信号;所述传输门模块的输入端接射频信号,传输门模块的控制端接数字控制信号模块的输出端,传输门模块的输出端接π型网络模块的输入端,所述π型网络模块的控制端接数字控制信号模块的输出端,π型网络模块的输出端输出最终信号。

    一种基于负反馈的CMOS带隙基准电路

    公开(公告)号:CN103064457A

    公开(公告)日:2013-04-24

    申请号:CN201210564336.1

    申请日:2012-12-21

    Applicant: 厦门大学

    Abstract: 一种基于负反馈的CMOS带隙基准电路,涉及集成电路。设带负反馈的核心基准电压模块、电源稳压模块、PSRR增强模块、低温高阶曲率补偿模块和启动模块;带负反馈的核心基准电压模块产生带隙基准电压,其输出端分别与PSRR增强模块及低温高阶曲率补偿模块的输入端相连;电源稳压模块为其他模块提供稳压电源,电源稳压模块输出端作为其它模块的电源输入端;PSRR增强模块输出端与带负反馈的核心基准电压模块、电源稳压模块、低温高阶曲率补偿模块和启动模块电源输入端相连;低温高阶曲率补偿模块输出端与带负反馈的核心基准电压模块输出端相连并输出最终基准电压;启动模块输出端分别与带负反馈的核心基准电压模块和电源稳压模块相连。

    一种宽带射频开关CMOS电路
    10.
    发明公开

    公开(公告)号:CN102843121A

    公开(公告)日:2012-12-26

    申请号:CN201210362923.2

    申请日:2012-09-24

    Applicant: 厦门大学

    Abstract: 一种宽带射频开关CMOS电路,涉及一种射频电开关。提供能够有效地降低开关插入损耗,同时当开关隔离时,π型滤波器电路变为阻抗变换电路,可工作在DC~43GHz的频段内,可集成到片上系统Soc或专用集成电路ASCI等,用于对射频信号的传输及隔离操作的一种宽带射频开关CMOS电路。设有数字控制模块、传输门模块和π型网络模块;所述数字控制模块的输入端外接数字控制信号;所述传输门模块的输入端接射频信号,传输门模块的控制端接数字控制信号模块的输出端,传输门模块的输出端接π型网络模块的输入端,所述π型网络模块的控制端接数字控制信号模块的输出端,π型网络模块的输出端输出最终信号。

Patent Agency Ranking