一种处理带有奇数比特流的数据读出模块及设计方法

    公开(公告)号:CN117420954A

    公开(公告)日:2024-01-19

    申请号:CN202311319320.9

    申请日:2023-10-12

    Applicant: 南京大学

    Abstract: 本发明公开了一种处理带有奇数比特流的数据读出模块及设计方法。数据读出模块包括奇数流数据分块模块和奇数流数据选通模块;奇数流数据分块模块用于在奇数比特流数据读出时,根据输入数据位数和输出数据,设计数据的存储方案,对数据进行重组分块;奇数流数据选通模块用于在所述奇数流数据分块模块输出的分块数据基础上,根据数据筛选方式,对数据链路进行选通并输出数据流。本发明的提出能够使得数据读出模块在带有奇数比特数据流的情况下,以较高频率、较低硬件开支的情况下实现复杂功能的数据流处理,实现数据读出模块的功能实现以及硬件优化。

    一种模拟成像芯片光输入的测试装置及其方法

    公开(公告)号:CN115931304A

    公开(公告)日:2023-04-07

    申请号:CN202211341105.4

    申请日:2022-10-30

    Applicant: 南京大学

    Abstract: 本发明提出了一种模拟成像芯片光输入的测试装置及其方法。该装置包括光路重建模块、传感器重建模块以及RTL重建模块;光路重建模块,用于获得每个像素的光子到达时刻序列;传感器重建模块,用于根据每个像素的光子到达时刻序列,获取模拟感光器件响应的光子时刻序列;RTL重建模块,用于根据模拟感光器件响应的光子时刻序列,重构出每个像素的数字PWM脉冲信号,作为后级数字电路的仿真测试输入。本发明的提出能够使得感光器件作为数字域的一个模块,对光输入进行真实准确的模拟,得到对应响应的数字信号,验证后级电路的功能准确性以及输出图像质量,并且优化芯片设计。

    一种基于朝向特征的图像分类方法

    公开(公告)号:CN118247549A

    公开(公告)日:2024-06-25

    申请号:CN202410301781.1

    申请日:2024-03-16

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于朝向特征的图像分类方法。该方法包括如下步骤:对图像进行灰度化并重塑为225*225的像素规模;使用4个3*3的朝向算子分别与原始步骤S1重塑后图像中的3*3切片求余弦相似度,得到4个75*75大小的相似度矩阵;对每个相似度矩阵进行单阈值掩蔽;对4个通道计算余弦相似度得到的朝向特征信息进行特征融合;将融合得到的特征图送入骨干网络进行分类。本发明提供的图像分类方法基于的输入是图像的朝向特征信息,可以针对灰度图进行图像分类,相较于传统的直接将原始图像送入神经网络进行分类的方法,本发明可以从源头显著降低整个系统的数据量、网络规模和计算开销,同时在分类任务上的表现基本与传统方法相当。

    一种基于复合介质栅结构的仿生神经网络电路系统

    公开(公告)号:CN117829224A

    公开(公告)日:2024-04-05

    申请号:CN202410246777.X

    申请日:2024-03-05

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于复合介质栅结构的仿生神经网络电路系统,属于集成电路设计领域。该仿生神经网络电路系统包括互联组件、计算组件和控制组件,控制组件分别和互联组件、计算组件相连,互联组件和计算组件相连;其中,互联组件由互联器件组成,互联器件采用复合介质栅晶体管实现,该仿生神经网络电路系统采用复合介质栅晶体管以模拟运算的形式实现计算过程,并对应设计了由三个晶体管和一个电容构成的电路作为计算组件,从而模拟了人脑结构和功能实现仿生神经网络,避免了采用数字集成电路实现仿生神经网络装置需要大量晶体管带来的器件繁多、系统复杂度高、芯片面积大、功耗大等问题,能够满足大规模集成的需求。

    一种基于图像融合算法的数字硬件实现架构及其方法

    公开(公告)号:CN117522709A

    公开(公告)日:2024-02-06

    申请号:CN202311445857.X

    申请日:2023-11-01

    Applicant: 南京大学

    Abstract: 本发明提出了一种基于图像融合算法的数字硬件实现架构及其方法。该架构包括像素阵列、系统控制模块、驱动模块以及数据读出模块,像素阵列用于第一图像和第二图像的实时感光成像,并将成像的图像像素信息以电压或电流信号的方式输出;系统控制模块负责芯片的系统控制以及片内外通讯,进行全片的信息配置;驱动模块为阵列提供行维度的像素驱动信号以及列维度的像素读出驱动信号;数据读出模块用于将阵列产生的电压或者电流转化为量化信息,并将量化信息进行存储、提取、压缩以及缓存,最终通过端口传递至芯片外。本发明为图像融合算法提出了一种高效、可靠、配置灵活的片上设计方案,能够完整实现图像融合算法的片上映射。

    基于复合介质栅双晶体管光敏探测器的字线驱动电路

    公开(公告)号:CN117278873A

    公开(公告)日:2023-12-22

    申请号:CN202311188198.6

    申请日:2023-09-15

    Applicant: 南京大学

    Abstract: 本发明提出了一种基于复合介质栅双晶体管光敏探测器的字线驱动电路。其探测器单元包括具有复合介质栅结构的MOS‑C部分和MOSFET部分,MOSFET部分的控制栅极端口连接字线驱动电路,字线驱动电路包括正高压电平转换电路、正压电平转换电路、负压电平转换电路以及电压选择开关电路,其中,正高压电平转换电路、正压电平转换电路和负压电平转换电路分别用于驱动三个电压通道的开关,这三个电路的输出端分别与电压选择开关电路的输入端连接,电压选择开关电路的输出端与MOSFET部分的控制栅极端口连接。本发明的三电压通道将电压转换引入片内,相较于传统的单通道电平转换电路,在功耗、性能、兼容性等方面更具有优势。

    基于电流镜的复合介质栅双晶体管像素双采样读出电路

    公开(公告)号:CN116320808A

    公开(公告)日:2023-06-23

    申请号:CN202310201025.7

    申请日:2023-03-03

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于电流镜的复合介质栅双晶体管像素双采样读出电路。该电路包括复合介质栅双晶体管光敏探测器像素、负反馈驱动模块、钳位电路、电流镜、开关、电流源、比较器和计数器,其中,复合介质栅双晶体管光敏探测器像素源端接地,栅端接负反馈驱动模块的输出端,漏端连接钳位电路的输出和电流镜模块,而两个电流镜分别连接开关S1、S2,控制电容C1的充放电,C1的充电放电速度是复合介质栅双晶体管像素暗场和感光下的信号电流,通过两个比较器分别和第一参考电压、第二参考电压进行对比,计数器则由两个比较器的输出作为使能信号。本发明电路结构稳定,噪声低,可消除像素的非一致性导致的FPN噪声。

    一种基于多周期并行不定长序列数据的传输系统

    公开(公告)号:CN118295624A

    公开(公告)日:2024-07-05

    申请号:CN202410718926.8

    申请日:2024-06-05

    Applicant: 南京大学

    Abstract: 本发明公开了一种基于多周期并行不定长序列数据的传输系统,属于集成电路领域。该系统包括系统控制模块、数据重排模块、分隔符生成模块、数据自适应编码模块、动态输出环状FIFO模块、以及数据正则化FIFO模块;通过综合考虑有效数据占比、数据实时性、数据流速等多个维度,设置多模式复用面积占比最大的存储模块,能够提供基于流速优先或者有效数据占比优先的不同传输模式的选择,极大节省面积与功耗资源,并且面对不同的数据类型可以灵活切换工作模式,提升了数据的实时性、流速以及有效数据带宽,并且降低了前级与后级电路的设计复杂度。

    一种用于SPAD器件淬灭整形的电路及其方法

    公开(公告)号:CN117309139A

    公开(公告)日:2023-12-29

    申请号:CN202311188115.3

    申请日:2023-09-15

    Applicant: 南京大学

    Abstract: 本发明公开了一种用于SPAD器件淬灭整形的电路及其方法。该电路包括主动淬灭电路、延迟反相器、或非门和整形电路,其中,主动淬灭电路接收SPAD器件检测到光子产生的雪崩信号并输出高电平;延迟反相器用于产生与主动淬灭电路输出有一定延迟的低电平信号;或非门对主动淬灭电路和延迟反相器的输出进行或非的逻辑处理并产生脉冲输出;整形电路用于脉冲输出的整形。本发明的主动淬灭电路通过外接一个信号,在SPAD检测到光子后强行调节其两端的压差降至雪崩电压以下,使器件脱离雪崩击穿状态,实现主动淬灭。本发明的电路结构可以实现有效快速的SPAD器件淬灭和光子探测脉冲信号的整形输出,并且与标准集成电路工艺兼容。

Patent Agency Ranking