-
公开(公告)号:CN119829894A
公开(公告)日:2025-04-15
申请号:CN202411804992.3
申请日:2024-12-09
Applicant: 北京中电华大电子设计有限责任公司
IPC: G06F17/15
Abstract: 本说明书一个或多个实施例提供了一种AI计算方法及系统。该方法利用设定短指令集实现卷积运算,所述方法包括:利用多个通用寄存器并行加载特征图中局部区域的各个数据;利用多个参数寄存器加载网络参数;分别将每个参数寄存器中的数据,并行与相应位置的通用寄存器中的数据相乘,并将相乘结果分别加载在不同的累加寄存器中,所述累加寄存器对于所加载的数据进行累加,所述相应位置是利用滑窗执行卷积过程中与网络参数进行乘累加的位置;根据所述累加寄存器中累加的结果生成输出特征图中的对应元素。该方案在保留通用处理器的灵活可配置优势的基础上,在硬件上加速AI计算,同时降低了硬件开销。
-
公开(公告)号:CN111008391A
公开(公告)日:2020-04-14
申请号:CN201911356169.X
申请日:2019-12-25
Applicant: 北京中电华大电子设计有限责任公司
Inventor: 闫志锋
Abstract: 对于支持加解密的接口电路,flash写操作中,先对数据加密,将加密结果写入flash;flash读操作中,将读出数据解密后送出;当读flash中未写区域时,仍会将flash默认值读出并解密后送出,从而导致无法读出正确的默认值,同时默认值被解密为其他值也会引起未知错误(正常写入的数据加密后可能与默认值相同,故默认值也会被解密为一个有意义的值,从而导致出错)。本发明提供一种特殊加解密方法及电路设计,可有效解决该问题,保证数据加密结果与flash默认值不同,且对flash中读出的默认值不解密。
-
公开(公告)号:CN118690700A
公开(公告)日:2024-09-24
申请号:CN202310286342.3
申请日:2023-03-22
Applicant: 北京中电华大电子设计有限责任公司
IPC: G06F30/337
Abstract: 本发明属于集成电路设计技术领域,具体为一种SWP数字模块主从复用实现装置。SWP主从复用数字模块,实现Master端和Slave端SWP物理层、MAC层、逻辑链路层的协议处理,与实现PHY的模拟电路,共同完成SWP协议规定的主从通信。其内部结构,包含了总线接口、数据缓冲区、协议处理器、收发控制器和PHY接口,其中,Master端使用协议规定的S1信号发送数据和通过S2信号接收数据,而Slave端使用S2信号发送数据和通过S1信号接收数据。SWP数字模块的主从复用实现,从模块角度来说,可以节省其整体开发时间和维护成本,以及提高其总体利用率,而且便于满足系统设计需求,主要应用于NFC/SE产品。
-
公开(公告)号:CN111008391B
公开(公告)日:2023-05-09
申请号:CN201911356169.X
申请日:2019-12-25
Applicant: 北京中电华大电子设计有限责任公司
Inventor: 闫志锋
Abstract: 对于支持加解密的接口电路,flash写操作中,先对数据加密,将加密结果写入flash;flash读操作中,将读出数据解密后送出;当读flash中未写区域时,仍会将flash默认值读出并解密后送出,从而导致无法读出正确的默认值,同时默认值被解密为其他值也会引起未知错误(正常写入的数据加密后可能与默认值相同,故默认值也会被解密为一个有意义的值,从而导致出错)。本发明提供一种特殊加解密方法及电路设计,可有效解决该问题,保证数据加密结果与flash默认值不同,且对flash中读出的默认值不解密。
-
-
-