-
公开(公告)号:CN118690700A
公开(公告)日:2024-09-24
申请号:CN202310286342.3
申请日:2023-03-22
Applicant: 北京中电华大电子设计有限责任公司
IPC: G06F30/337
Abstract: 本发明属于集成电路设计技术领域,具体为一种SWP数字模块主从复用实现装置。SWP主从复用数字模块,实现Master端和Slave端SWP物理层、MAC层、逻辑链路层的协议处理,与实现PHY的模拟电路,共同完成SWP协议规定的主从通信。其内部结构,包含了总线接口、数据缓冲区、协议处理器、收发控制器和PHY接口,其中,Master端使用协议规定的S1信号发送数据和通过S2信号接收数据,而Slave端使用S2信号发送数据和通过S1信号接收数据。SWP数字模块的主从复用实现,从模块角度来说,可以节省其整体开发时间和维护成本,以及提高其总体利用率,而且便于满足系统设计需求,主要应用于NFC/SE产品。
-
公开(公告)号:CN113379021A
公开(公告)日:2021-09-10
申请号:CN202110616631.6
申请日:2021-06-03
Applicant: 北京中电华大电子设计有限责任公司
IPC: G06K19/077 , G06F30/30 , G06F115/12
Abstract: 本发明属于集成电路设计技术领域,具体为一种可重构的NFC协处理器。可重构的NFC协处理器由可重构处理核、序列控制器、存储器、控制/状态寄存器构成。可重构处理核,根据序列控制器产生的配置信息和控制信息,实现NFC协议规定的基带处理。它包括协议控制器、收发控制器、编码模块、解码模块、帧合成模块、帧解析模块、选择单元、并入串出单元、串入并出单元、接收预处理单元、可变速率单元,其中选择单元用于决定NFC协议规定的基带处理方式。可重构处理核与序列控制器共同实现NFC协议。
-