-
公开(公告)号:CN112836812B
公开(公告)日:2024-07-05
申请号:CN202011638469.X
申请日:2020-12-31
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海华力微电子有限公司
IPC: G06F17/40 , G06N3/063 , H01L29/788
Abstract: 本发明提供了一种基于浮栅晶体管的神经元网络,包括多节点输入单元:所述多节点输入单元包括一多输入端浮栅晶体管,多输入端浮栅晶体管的多个栅极输入端分别连接外部的多个仿生传感器输入信号,源极接地,漏极作为所述神经元网络的输出端。本发明给出了一种全新的电子传入神经元实现架构。该架构面向硬件神经形态神经网络的应用,实现了模拟信号到神经元信号的转换,具有结构简单、功能多、功耗低等优点,更加适应于神经元网络。
-
公开(公告)号:CN112634957A
公开(公告)日:2021-04-09
申请号:CN202011595923.8
申请日:2020-12-29
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海华力微电子有限公司
IPC: G11C11/412
Abstract: 本发明提供了一种低功耗的静态随机存储器单元以及存储器,包括第一N型晶体管和第一P型晶体管组成的第一CMOS反相器,由第二N型晶体管和第二P型晶体管组成的第二CMOS反相器,第一和第二CMOS反相器对置互锁设置,第一和第二CMOS反相器的输出端分别连接第三N型晶体管和第四N型晶体管的源/漏极,所述第一和第二CMOS反相器的接地端分别通过第五N型晶体管和第六N型晶体管接地,所述第五N型晶体管的栅极接第一N型晶体管栅极,所述第六N型晶体管的栅极接第二N型晶体管栅极。本发明在原有传统6管存储单元的基础上添加两个N型晶体管,在现有的6T电路基础上形成了8T电路。在单元处于保持状态时,充当电阻从而降低了单元的漏电。
-
公开(公告)号:CN112736076B
公开(公告)日:2024-05-10
申请号:CN202011599983.7
申请日:2020-12-29
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海华力微电子有限公司
IPC: H01L27/02 , G06F30/367
Abstract: 本发明提供了一种自加热效应参数的提取装置以及提取方法。所述装置包括一环形振荡器,所述环形振荡器包括;多个反相器,通过电阻彼此串接,所述反相器背栅或体区引出作为偏置端口;每个反相器的输出端与地之间连接一电容,用以增加时间延时。本发明利用环形振荡器进行自加热效应提取,测试误差小,且便于进行数值提取。
-
公开(公告)号:CN111613262B
公开(公告)日:2023-03-14
申请号:CN202010324686.5
申请日:2020-04-22
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海华力微电子有限公司
IPC: G11C11/412 , G11C11/417
Abstract: 本申请实施例提供了一种新型静态存储单元,该新型静态存储单元是通过第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管,第七晶体管和第八晶体管,这八个晶体管的电性连接得到的具有特定功能的新型静态存储单元。相较于原有的存储单元,通过增加的第一晶体管、第二晶体管和其他6个晶体管的结合得到的新型静态存储单元采用FDSOI工艺,在不增加面积的情况下可以抑制附体效应,而且具有低功耗和高性能的优势;此外,该新型静态存储单元不仅可以在抗单粒子效应能力上得到提高,还可以在存储数据的稳定性上得到增加。
-
公开(公告)号:CN113655360A
公开(公告)日:2021-11-16
申请号:CN202110913198.2
申请日:2021-08-10
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供了一种RF MOS器件的在片测试结构的去嵌方法,包括如下步骤:在同一衬底上同时形成待测器件,以及相对应的引脚结构、开路结构、短路结构以及直通结构;分别对上述待测器件、引脚结构、开路结构、短路结构、直通结构进行S参数测试;利用电磁仿真模型仿真一个金属条阻抗,算出实际短路结构引入的阻抗;利用所获得的实际短路结构引入的阻抗,将S参数转换为Y参数。本发明通过对一个金属条进行电磁仿真其阻抗来模拟实际用于去嵌的短路结构中用于共地互连的那部分金属块的阻抗,并在去嵌过程中将该阻抗去除,从而在更高频率的时候也能获得更好的去嵌精度。
-
-
公开(公告)号:CN112819148A
公开(公告)日:2021-05-18
申请号:CN202011638759.4
申请日:2020-12-31
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海华力微电子有限公司
IPC: G06N3/063 , G06N3/06 , H01L29/788
Abstract: 本发明提供了一种基于浮栅晶体管的脉冲神经元网络,包括多节点输入单元和脉冲产生单元:所述多节点输入单元包括一多输入端浮栅晶体管,多输入端浮栅晶体管的多个栅极输入端分别连接外部的多个仿生传感器输入信号,源极接地,漏极接脉冲产生单元的正极;脉冲产生单元包括一Mott忆阻器,Mott忆阻器的负极连接工作电压,正极连接晶体管的漏极,并作为所述脉冲神经元网络的脉冲输出端。本发明给出了一种全新的电子传入神经元实现架构。该架构面向硬件神经形态脉冲神经网络的应用,实现了模拟信号到脉冲信号的转换,具有结构简单、功能多、功耗低等优点,更加适应于脉冲神经网络。
-
公开(公告)号:CN112685983A
公开(公告)日:2021-04-20
申请号:CN202011600789.6
申请日:2020-12-29
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海华力微电子有限公司
IPC: G06F30/3308 , G06F30/33 , G06F30/398
Abstract: 本发明提供了一种片上电容的建模方法,所述电容为插指电容,包括如下步骤:提取主电容拟合系数,并计算主电容;提取拐角电容拟合系数,并计算拐角电容;提取边缘寄生电容拟合系数,并计算边缘寄生电容;提取版图寄生电容;反馈验证。本发明针对集成电路片上电容器的物理特性结合数学公式建立细致提取流程,提供可靠的器件建模方法和模型。
-
公开(公告)号:CN111564167A
公开(公告)日:2020-08-21
申请号:CN202010324690.1
申请日:2020-04-22
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海华力微电子有限公司
IPC: G11C7/24 , G11C11/412 , H01L27/11
Abstract: 本申请实施例提供了一种存储单元、晶体管的制备方法及存储单元的制备方法,其中,该存储单元是通过第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管,第七晶体管和第八晶体管,这八个晶体管的电性连接得到的具有特定功能的存储单元。本发明公开的存储单元相较于现有技术中的存储单元,在传统六管单元的基础上加入两个晶体管,以牺牲较小单元面积的情况下提升单元抗单粒子能力;该存储单元中的晶体管均采用“工”字型的栅氧层和金属栅结构,可有效抑制总剂量效应引起的上下边角漏电及侧壁漏电和寄生晶体管效应。此外,该存储单元不仅可以在抗单粒子效应能力上得到提高,还可以在存储数据的稳定性上得到增加。
-
公开(公告)号:CN112685983B
公开(公告)日:2024-10-01
申请号:CN202011600789.6
申请日:2020-12-29
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海华力微电子有限公司
IPC: G06F30/3308 , G06F30/33 , G06F30/398
Abstract: 本发明提供了一种片上电容的建模方法,所述电容为插指电容,包括如下步骤:提取主电容拟合系数,并计算主电容;提取拐角电容拟合系数,并计算拐角电容;提取边缘寄生电容拟合系数,并计算边缘寄生电容;提取版图寄生电容;反馈验证。本发明针对集成电路片上电容器的物理特性结合数学公式建立细致提取流程,提供可靠的器件建模方法和模型。
-
-
-
-
-
-
-
-
-