一种图形化绝缘体上硅衬底材料及其制备方法

    公开(公告)号:CN105895575B

    公开(公告)日:2018-09-25

    申请号:CN201610300740.6

    申请日:2016-05-09

    Abstract: 本发明提供一种图形化绝缘体上硅衬底材料及其制备方法,所述制备方法包括:1)提供一包括底层硅、埋氧层及顶层硅的SOI衬底,于所述顶层硅表面形成绝缘层;2)于对应于制备晶体管沟道的位置形成刻蚀窗口;3)刻蚀所述绝缘层,形成贯穿至所述顶层硅的凹槽;4)提供一硅衬底,键合所述硅衬底及所述绝缘层;5)去除所述底层硅;6)去除所述埋氧层。本发明通过在对应于制备晶体管沟道的绝缘层中制作凹槽,该凹槽完全贯穿于顶层硅及底层硅之间,使得后续制备的晶体管沟道下方具有挖空区域。本发明的衬底制备过程中,在保证材料质量的同时,避免了Smart‑cut方法中的退火剥离步骤,从而避免了图形化区域的顶层硅因受到较大应力而出现破损的问题。

    一种图形化绝缘体上硅衬底材料及其制备方法

    公开(公告)号:CN105895575A

    公开(公告)日:2016-08-24

    申请号:CN201610300740.6

    申请日:2016-05-09

    CPC classification number: H01L21/76243 H01L27/1203

    Abstract: 本发明提供一种图形化绝缘体上硅衬底材料及其制备方法,所述制备方法包括:1)提供一包括底层硅、埋氧层及顶层硅的SOI衬底,于所述顶层硅表面形成绝缘层;2)于对应于制备晶体管沟道的位置形成刻蚀窗口;3)刻蚀所述绝缘层,形成贯穿至所述顶层硅的凹槽;4)提供一硅衬底,键合所述硅衬底及所述绝缘层;5)去除所述底层硅;6)去除所述埋氧层。本发明通过在对应于制备晶体管沟道的绝缘层中制作凹槽,该凹槽完全贯穿于顶层硅及底层硅之间,使得后续制备的晶体管沟道下方具有挖空区域。本发明的衬底制备过程中,在保证材料质量的同时,避免了Smart?cut方法中的退火剥离步骤,从而避免了图形化区域的顶层硅因受到较大应力而出现破损的问题。

    基于绝缘体上硅衬底的射频电感元件及其制备方法

    公开(公告)号:CN105789189A

    公开(公告)日:2016-07-20

    申请号:CN201610301899.X

    申请日:2016-05-09

    CPC classification number: H01L28/10

    Abstract: 本发明提供一种基于绝缘体上硅衬底的射频电感元件及其制备方法,所述制备方法包括:1)制备绝缘体上硅衬底,所述绝缘体上硅衬底包括依次层叠的底层硅、绝缘层及顶层硅,所述绝缘层的下部于对应于制备射频电感元件的位置具有至少直至所述底层硅的凹槽;2)通过掩膜光刻于与所述凹槽的对应位置定义器件区域,并刻蚀去除器件区域的顶层硅,露出下方所述绝缘层的上部表面;3)基于CMOS工艺在器件区域制备射频电感元件。本发明基于图形化的绝缘体上硅衬底,通过后期刻蚀得到了具有衬底空腔的电感元件。该器件结构可有效抑制硅衬底导致的电感损耗,并减小寄生电容,有利于提高电感器件的Q值及其谐振频率。

    一种基于图形化绝缘体上硅衬底的CMOS器件结构及制备方法

    公开(公告)号:CN105428358A

    公开(公告)日:2016-03-23

    申请号:CN201511018014.7

    申请日:2015-12-29

    CPC classification number: H01L27/04 H01L21/8238 H01L27/088

    Abstract: 本发明提供一种基于图形化绝缘体上硅衬底的CMOS器件结构及制备方法,包括:图形化绝缘体上硅衬底,所述图形化绝缘体上硅衬底包括底层硅、绝缘层以及顶层硅,且所述绝缘层对应于制备晶体管沟道的位置形成有凹槽,所述凹槽与底层硅之间保留有部分的绝缘层;CMOS器件,制作于所述图形化绝缘体上硅衬底上,且所述CMOS器件的沟道制作于与所述凹槽对应的顶层硅中。本发明在图形化绝缘体上硅衬底上制作CMOS器件,所述图形化绝缘体上硅衬底的绝缘层对应于制备晶体管沟道的位置形成有凹槽,所述凹槽与底层硅之间保留有部分的绝缘层,以在CMOS器件体区下方设置空洞,可以大大增加后续制备CMOS器件的可靠性。

    一种基于绝缘体岛上硅衬底的CMOS器件结构及制备方法

    公开(公告)号:CN105390495A

    公开(公告)日:2016-03-09

    申请号:CN201511017174.X

    申请日:2015-12-29

    CPC classification number: H01L27/0922 H01L21/8238

    Abstract: 本发明提供一种基于绝缘体岛上硅衬底的CMOS器件结构及制备方法,该CMOS器件结构包括:绝缘体岛上硅衬底,所述绝缘体岛上硅衬底包括底层硅、绝缘层以及顶层硅,且所述绝缘层对应于制备晶体管栅极的位置具有贯穿所述顶层硅及底层硅之间或底部保留有部分绝缘层的凹槽;CMOS器件,制作于所述绝缘体岛上硅衬底上,且所述CMOS器件的沟道两侧制作于与所述凹槽对应的顶层硅中。本发明在绝缘体岛上硅衬底上制作CMOS器件,所述绝缘体岛上硅衬底的绝缘层对应于制备晶体管沟道两侧的位置具有贯穿所述顶层硅及底层硅之间或底部保留有部分绝缘层的凹槽,以在CMOS器件体区下方设置空洞或挖空区域,可以大大增加后续制备CMOS器件的可靠性。

    一种垂直结构的隧穿场效应晶体管及其制备方法

    公开(公告)号:CN103560152B

    公开(公告)日:2016-02-17

    申请号:CN201310573840.2

    申请日:2013-11-15

    Abstract: 本发明提供一种垂直结构的隧穿场效应晶体管及其制备方法,所述制备方法至少包括步骤:提供一SGOI衬底,包括埋氧层和P型重掺杂SiGe;在所述P型重掺杂SiGe依次沉积形成硅层和N型重掺杂SiGe;利用光刻和刻蚀技术刻蚀所述N型重掺杂SiGe,在所述硅层一侧表面形成漏极;刻蚀所述硅层形成具有纳米线或纳米棒结构的沟道;利用化学腐蚀工艺去除所述沟道下部分P型重掺杂SiGe,使所述沟道悬空,与所述漏极处于相对的另一侧的P型重掺杂SiGe定义为源极,所述漏极、沟道和源极构成垂直结构。本发明提供的垂直结构的隧穿场效应晶体管中漏极、沟道和源极为垂直结构,可以增大隧穿面积,提高器件的驱动电流。另外,形成的悬空的沟道可以进一步抑制器件的漏电流。

    一种隧穿场效应晶体管及其制备方法

    公开(公告)号:CN103560153A

    公开(公告)日:2014-02-05

    申请号:CN201310574824.5

    申请日:2013-11-15

    CPC classification number: H01L29/7391 H01L29/423 H01L29/66356

    Abstract: 本发明提供一种隧穿场效应晶体管及其制备方法,所述制备方法至少包括步骤:提供一具有顶层硅、埋氧层和底层硅的SOI衬底,在所述顶层硅两侧进行离子注入分别形成源极和漏极;在所述SOI衬底表面自下而上依次形成本征硅层、栅介质层和栅极层;利用光刻和刻蚀技术刻蚀所述本征硅层、栅介质层和栅极层形成堆叠结构,所述堆叠结构与所述源极部分交叠、与所述漏极在水平方向上具有一预设距离。本发明利用所述堆叠结构与源极的交叠,可以增大隧穿面积,进而增大驱动电流;另外,所述堆叠结构与所述漏极在水平方向上具有一预设距离,通过该预设距离可以抑制隧穿场效应晶体管中的双极性效应,降低亚阈电流。

Patent Agency Ranking