三维半导体存储器件
    1.
    发明公开

    公开(公告)号:CN111987104A

    公开(公告)日:2020-11-24

    申请号:CN202010206330.1

    申请日:2020-03-23

    Abstract: 提供一种半导体器件。该半导体器件包括:堆叠结构,该堆叠结构包括在衬底上彼此间隔开的多个电介质层、插设在所述多个电介质层之间的多个电极、和插设在所述多个电介质层之间的多个停止层;以及穿透堆叠结构的垂直沟道结构。所述多个电极和所述多个停止层中的每个分别设置在所述多个电介质层中的相邻电介质层之间,所述多个停止层包括第一停止层和插设在第一停止层与衬底之间的第二停止层,以及所述多个电极中的至少一个插设在第一停止层和第二停止层之间。

    存储器装置
    3.
    发明公开
    存储器装置 审中-实审

    公开(公告)号:CN113140573A

    公开(公告)日:2021-07-20

    申请号:CN202011532810.3

    申请日:2020-12-22

    Abstract: 一种存储器装置包括下部结构和堆叠在下部结构上的多个上部结构。下部结构包括外围电路和设置在下部结构的顶表面上的上接合焊盘。多个上部结构中的每一个包括位线、穿通件和设置在上部结构的底表面上并连接至穿通件的下接合焊盘。除了最上面的上部结构之外,每个上部结构还包括设置在其顶表面上并连接至穿通件的上接合焊盘。位线包括在水平方向上将位线的第一部分与该位线的第二部分分离的间隙,并且在平面图中,穿通件与位线的间隙重叠。

    半导体器件及其制造方法

    公开(公告)号:CN106601746B

    公开(公告)日:2020-03-17

    申请号:CN201610461705.2

    申请日:2016-06-23

    Abstract: 提供了一种半导体器件,该半导体器件包括:栅电极,垂直地堆叠在基底上;通道孔,垂直地延伸到基底,通道孔穿过栅电极,通道孔具有通道区域;栅极焊盘,以不同的长度从栅电极延伸;接触塞,连接到栅极焊盘,栅极焊盘的至少一部分具有厚度比连接到栅极焊盘的所述至少一部分的栅电极的厚度小的区域。

    三维半导体存储器装置
    5.
    发明公开

    公开(公告)号:CN113130504A

    公开(公告)日:2021-07-16

    申请号:CN202110054620.3

    申请日:2021-01-15

    Abstract: 一种三维半导体存储器装置包括:第一外围电路,其包括不同的解码器电路;第一外围电路上的第一存储器;以及第一存储器上的第二存储器,第一存储器包括:第一堆叠结构,其具有堆叠在彼此上的第一电极层和它们之间的第一电极间介电层;第一平面化介电层,其覆盖第一堆叠结构的端部;以及穿通件,其穿透第一堆叠结构的端部,穿通件电连接至所述解码器电路中的一个,第二存储器包括:第二堆叠结构,其具有堆叠在彼此上的第二电极层以及它们之间的第二电极间介电层;第二平面化介电层,其覆盖第二堆叠结构的端部;以及单元接触插塞,其将第二电极层中的一个电连接至穿通件。

    半导体存储器装置及其制造方法
    6.
    发明公开

    公开(公告)号:CN112310109A

    公开(公告)日:2021-02-02

    申请号:CN202010724423.3

    申请日:2020-07-24

    Abstract: 提供一种半导体存储器装置及其制造方法。半导体存储器装置包括:电极结构,每个电极结构包括彼此堆叠在衬底上的水平电极;位于电极结构之间并且沿着水平电极延伸的竖直电极;在电极结构的端部处连接到水平电极的第一接触件;连接到竖直电极的上部的第二接触件;以及,连接到第二接触件的顶表面的第一互连结构。第一互连结构包括第一子互连线和第二子互连线。第一子互连线在第一方向上延伸并且接触第二接触件的顶表面。第二子互连线在与第一方向交叉的第二方向上延伸并且接触第一子互连线。

    半导体器件及其制造方法

    公开(公告)号:CN106601746A

    公开(公告)日:2017-04-26

    申请号:CN201610461705.2

    申请日:2016-06-23

    Abstract: 提供了一种半导体器件,该半导体器件包括:栅电极,垂直地堆叠在基底上;通道孔,垂直地延伸到基底,通道孔穿过栅电极,通道孔具有通道区域;栅极焊盘,以不同的长度从栅电极延伸;接触塞,连接到栅极焊盘,栅极焊盘的至少一部分具有厚度比连接到栅极焊盘的所述至少一部分的栅电极的厚度小的区域。

Patent Agency Ranking