一种大尺度降采样装置
    1.
    发明公开

    公开(公告)号:CN118826696A

    公开(公告)日:2024-10-22

    申请号:CN202411272061.3

    申请日:2024-09-11

    IPC分类号: H03H17/06 H03H17/02

    摘要: 本发明涉及降采样滤波器技术领域,尤其涉及一种大尺度降采样装置。包括三级级联的数字滤波器组;将初始数据作为第一级递归型级联积分梳状滤波器组的输入端,经过第一级递归型级联积分梳状滤波器组完成不低于215倍的降采样后,数据输出至第二级补偿滤波器;第二级补偿滤波器用于补偿所述第一级递归型级联积分梳状滤波器组产生的通带衰减、增加阻带衰减以及进行2倍降采样,降采样后数据输出至第三级半带滤波器;第三级半带滤波器用于控制所述大尺度降采样装置的阻带截止频率以及进行2倍降采样,降采样后数据从第三级半带滤波器的输出端输出。优点在于:高倍降采样;阻带衰减更低、抗混叠效果更好、通带衰减更小,过渡带宽控制更佳。

    信号处理方法和装置
    2.
    发明授权

    公开(公告)号:CN113746430B

    公开(公告)日:2024-08-02

    申请号:CN202110992518.8

    申请日:2021-08-27

    IPC分类号: H03D7/16 H03H17/06

    摘要: 本申请公开了一种信号处理方法和装置,涉及信号处理技术领域,所述方法包括:获取零中频正交模拟信号的采样数据;对所述采样数据进行数字内插,并对内插后的所述采样数据进行滤波;对滤波后的采样数据进行复数混频,并对Q支路信号进行希尔伯特滤波,I支路进行同阶数的延迟滤波;根据滤波后的Q支路信号和延迟后的I支路信号确定实信号,输出所述实信号。解决了现有技术中无法在射频新平中集成模拟帯通滤波器而导致诸多场景无法使用的问题,达到了无需集成帯通滤波器即可输出相应的实信号的效果。

    一种基于最小二乘的稀疏FIR滤波器设计方法

    公开(公告)号:CN118199562A

    公开(公告)日:2024-06-14

    申请号:CN202410400634.X

    申请日:2024-04-03

    发明人: 庄陵 宋诗苇

    IPC分类号: H03H17/06 H03H17/00

    摘要: 本发明涉及一种基于最小二乘的稀疏FIR滤波器设计方法,属于数字信号处理技术领域,包括以下步骤:S1:根据范数的性质,使用L1范数与L2范数的组合L1‑2范数对稀疏滤波器设计中非凸的L0范数进行非凸优化近似;通过凸差分解将非凸问题转化为两个凸子问题差的形式,并根据迭代规则构造形式更为简单的子问题进行求解;S2:使用ADMM算法对分解后的凸子问题进行交替求解,实现快速稀疏FIR滤波器设计。引入L1‑2范数,在提高滤波器稀疏性的同时,使用ADMM算法进行求解,提高了滤波器的求解效率,并且对最大误差与均方根误差性能进行改进,本发明提出的方法能够有效提升稀疏FIR滤波器性能。

    可级联滤波器架构
    4.
    发明授权

    公开(公告)号:CN112640306B

    公开(公告)日:2024-06-14

    申请号:CN201980056896.6

    申请日:2019-09-24

    IPC分类号: H03H15/02 H03H17/06 H03H17/02

    摘要: 一种包括用于对传入信号进行滤波的级联构建块的滤波器(200),每一个构建块包括第一和第二延迟元件(110、120)、第一延迟元件(110)的输入节点与第二延迟元件(120)的输出节点之间的第一缩放装置(130)、第一延迟元件(110)的输出节点与第二延迟元件(120)的输入节点之间的第二缩放设备(140)。该构建块还包括第一延迟元件(110)和第二延迟元件(120)的输出节点之间和/或第一延迟元件(110)和第二延迟元件(120)的输入节点之间的交叉缩放装置(150、160)。该构建块(100)被配置成使得在操作中第二延迟元件的输入节点和输出节点处的传入信号被一起求和。

    一种基于RLS算法的多通道频域自适应均衡方法及装置

    公开(公告)号:CN117938119A

    公开(公告)日:2024-04-26

    申请号:CN202410103461.5

    申请日:2024-01-25

    摘要: 本发明提出一种基于RLS算法的多通道频域自适应均衡方法及装置,基于RLS的多通道频域自适应滤波器设计方法,将自适应算法引入到频域下进行自适应求解均衡带宽内最优滤波器权矢量。该算法通过对理想均衡器数据搬移增加带内数据的平稳性,截取带内数据均衡,提高均衡性能,同时减少了迭代数量降低了整体运算量。最后通过在频域下引入自适应迭代求解均衡器的最优权矢量,避免了常规频域下最小二乘算法中的矩阵求逆运算,降低了算法的计算复杂度,进一步改善了频域下均衡的精度,工程上容易实现。解决的问题:提高频域下计算的均衡精度,同时避免频域最小二乘法算法中广义逆的求解,减小计算量,便于工程实现。

    具有并行模数转换器通道的系统中的抽取滤波

    公开(公告)号:CN108536325B

    公开(公告)日:2024-04-09

    申请号:CN201810161623.5

    申请日:2018-02-26

    摘要: 本发明涉及具有并行模数转换器通道的系统中的抽取滤波。示例电路包括:多个模数转换器(ADC),其接收相应的多个模拟信号并输出相应的多个数字信号;系数生成器电路,其输出系数信号;以及多个抽取滤波器,其均包括接收多个数字信号中的相应的一个数字信号的第一输入和接收系数信号的第二输入,多个抽取滤波器中的每一个包括具有乘法器和单个累加器的有限冲激响应(FIR)滤波器。

    一种基带数据和中频数据的数据回放方法

    公开(公告)号:CN117749134A

    公开(公告)日:2024-03-22

    申请号:CN202410182597.X

    申请日:2024-02-19

    IPC分类号: H03H17/06

    摘要: 本发明属于信号处理领域,具体涉及一种基带数据和中频数据的数据回放方法。具体技术方案为:根据设定标志位判断输入的待回放数据是否为中频信号,当输入为基带信号时,进行后续处理;当输入为中频信号时,对其进行数字下变频,得到零中频的数字基带信号;对数字基带信号进行FIR低通滤波,得到滤波后的数字基带信号;对滤波后的数字基带信号进行采样率变换,利用3HB+CIC滤波器将输入采样率变换至目标采样率。该数据回放方法不仅可以对基带数据进行回放,同时可以对输入的中频数据进行回放。

    一种非临界抽取信道化电路及方法

    公开(公告)号:CN117559965A

    公开(公告)日:2024-02-13

    申请号:CN202311686442.1

    申请日:2023-12-08

    IPC分类号: H03H17/06

    摘要: 本申请公开了一种非临界抽取信道化电路及方法;该电路包括F个并联的临界抽取滤波器,每个临界抽取滤波器包括D个并联的抽取支路,F个并联的临界抽取滤波器共计有K个输出端接入到K点IDFT变换器,K=FD;K点IDFT变换器的K个输出端分别连接一个乘法器,共计K个乘法器,分别对应乘以一个移相值。本申请中非临界抽取信道化电路的主要功能是将宽带信号分解为多个窄带信号。临界抽取滤波器的设计较为简单,可以使用已确定好抽取倍数的临界抽取滤波器组成非临界抽取信道化电路。也可以通过使用FPGA开发设计软件提供的临界抽取滤波器实现非临界抽取的信道化电路,由此可以较大地降低非临界抽取信道化电路设计开发复杂度,缩短开发调试时间。

    一种基于FPGA的改进Delay-FxLMS滤波器

    公开(公告)号:CN117353706A

    公开(公告)日:2024-01-05

    申请号:CN202311319727.1

    申请日:2023-10-12

    IPC分类号: H03H17/06 H03H17/00

    摘要: 本发明请求保护一种基于FPGA的改进Delay‑FxLMS滤波器。本发明通过割集重定时技术重新分配延迟单元的位置,使算法结构流水化;将自适应延迟量设定为2,降低关键路径延迟,提高系统数据吞吐量;采用并行FIR滤波器结构,减少硬件电路寄存器工作频率,降低电路动态功耗。除此之外,将电路划分为多个数据处理模块,使滤波器权值局部更新,可在关键路径延迟不变下增添滤波阶数;利用DSP48E1模块完成信号与滤波系数之间乘加运算的并行处理,加快滤波器的处理速度,提高系统性能和效率。结果表明,该算法在压缩机降噪系统中的最大降噪为10dB,与传统Delay‑FxLMS算法相比,提高了3dB,数据吞吐量提高了1.5倍,收敛速度提高了1.8倍,查找表(LUT)、触发器(FF)和功耗分别降低了18.5%、33.6%和26.6%。