基于比较器偏置对比较器进行分类的方法

    公开(公告)号:CN113227806B

    公开(公告)日:2024-12-24

    申请号:CN201980086569.5

    申请日:2019-10-24

    Inventor: Z-Y·邹

    Abstract: 各种实施方案涉及基于比较器偏置对比较器(100)进行分类。一种方法可包括经由选通脉冲(M5栅极)将第一电压施加到比较器的第一输入端(Inp)和第二输入端(Inn)中的每一者以从该比较器生成多个输出信号(Out),其中每个输出信号具有第一极性和第二极性中的一者。该方法还可包括响应于该多个输出信号中的每个输出信号是第一极性,经由选通脉冲将具有第二极性的外部偏置电压(在Inp处的Vinp、在Inn处的Vinn)施加到比较器,以生成第二数目的输出信号。此外,该方法可包括响应于该第二数目的输出信号中的每个输出信号具有相同极性,将该比较器识别为可靠比较器。

    一种测试信号输出系统及其使用方法

    公开(公告)号:CN112462248B

    公开(公告)日:2024-08-02

    申请号:CN202110000898.2

    申请日:2021-01-06

    Inventor: 曹佶 张海

    Abstract: 本发明公开了一种测试信号输出系统及其使用方法,包括FPGA、MCU、信号比较器、信号设定器和用于输出测试信号的内存器,FPGA分别与MCU、信号比较器、信号设定器和内存器信号连接,信号比较器与信号设定器信号连接,FPGA包括用于连续读取内存器输出的测试信号的接口管理模块,接口管理模块分别信号连接信号比较器、信号设定器和内存器。该方法包括步骤:步骤A:对信号输出系统进行复位检查;步骤B:使用MCU通过FPGA向内存器写入向量编译软件;步骤C:使用MCU通过FPGA向内存器输入测试代码,内存器通过向量编译软件生成连续的测试信号,FPGA内的接口管理模块连续读取测试信号;其能解决测试芯片或集成电路效率不高的问题,且调节性好。

    一种加权轮询模块的验证方法、系统、设备以及介质

    公开(公告)号:CN116796677B

    公开(公告)日:2023-11-17

    申请号:CN202311071447.3

    申请日:2023-08-24

    Inventor: 胡敏

    Abstract: 本申请提供了一种加权轮询模块的验证方法、系统、设备以及介质。所述方法包括:将多个激励序列输入加权轮询模块生成第一预期序列,其中,加权轮询模块被配置为采用第一权重比例对多个激励序列进行分配;将多个激励序列输入通用验证方法学平台生成第二预期序列,通用验证方法学平台被配置为采用第一权重比例对多个激励序列进行分配;将第一预期序列和第二预期序列进行乱序比对,得到第一比对结果;基于第一比对结果和第二比对结果确定加权轮询模块是否正确,第二比对结果包括加权轮询模块的多个第一队列各自的第一计数器的值和刷新和通用验证方法学平台的多个第二队列各自的第二计数器的值和刷新的对比结果。

    一种隔离单元的测试电路及测试方法

    公开(公告)号:CN116908663A

    公开(公告)日:2023-10-20

    申请号:CN202310920903.0

    申请日:2023-07-25

    Inventor: 吕瑞伟

    Abstract: 本申请提供一种隔离单元的测试电路,用于对N个隔离单元进行测试,该测试电路包括:N个数据选择单元,第i个数据选择单元的第一输入端与第i个隔离单元的输出端相连;以及N个寄存器,第i个寄存器的输入端与第i个数据选择单元的输出端相连,第i个寄存器的输出端与第i+1个数据选择单元的第二输入端相连;控制信号端的电平为第一电平,各数据选择单元输出其第一输入端接收的数据;控制信号端的电平为第二电平,各数据选择单元输出其第二输入端接收的数据;各寄存器在接收到时钟触发信号时,将其接收到的数据存储。采用上述技术方案,能够提高SOC芯片的测试覆盖率,并可以直接定位到出现故障的隔离单元。本申请还提供一种隔离单元的测试方法。

    使用端点临界传感器电路估计时序驰豫

    公开(公告)号:CN110520745B

    公开(公告)日:2022-06-14

    申请号:CN201880025775.0

    申请日:2018-02-26

    Abstract: 本公开的各个方面描述了使用芯片上的端点临界传感器来测量时序驰豫。传感器电路被附接到芯片上的敏感端点(例如,时序关键路径中的逻辑门),以便传感器电路接收端点的数据信号和时钟信号。传感器电路通过使数据信号延迟多于时钟信号来在数据信号和时钟信号之间引入偏斜,并且比较偏斜数据信号以确定是否由于引入的偏斜而发生了误差。与芯片在测试模式下的同时测试电路操作相比,通过以不同的延迟量延迟数据信号并且监测哪些延迟会导致误差,针对与芯片上实现的系统相关的电路,在芯片操作期间,数据信号和时钟信号中的时序驰豫量(例如,临界裕量)被测量。

    并行路径延迟线
    6.
    发明公开

    公开(公告)号:CN113728241A

    公开(公告)日:2021-11-30

    申请号:CN202080031210.0

    申请日:2020-04-23

    Abstract: 电路及其操作方法以将信号延迟精确且可变的量。一个实施方案涉及一种在自动化测试设备中使用的高速延迟线。本发明人已经认识到并理解,具有高数据速率的输入信号可被分离成具有较低数据速率的并行分离信号,该并行分离信号在被组合以生成延迟信号之前在相应的并行延迟路径中被延迟。以这种方式延迟信号的一个优点是在高数据速度下提供高延迟线时序精度,同时使用紧凑电路设计,该设计使用较低带宽的电路部件并降低功耗,例如通过使用互补金属氧化物半导体(CMOS)。另一优点是高速延迟线可由模块化的多个较低数据速率的并行延迟线构造,从而简化电路设计。

    一种新型D类音频功率放大器短路检测电路及功率放大器

    公开(公告)号:CN112202411A

    公开(公告)日:2021-01-08

    申请号:CN202011073340.9

    申请日:2020-10-09

    Abstract: 本发明公开了一种新型D类音频功率放大器的短路检测电路及功率放大器,短路检测电路接入D类音频功率放大器的输出端,短路检测电路接出至D类音频功率放大器;短路检测电路包括高通滤波器、放大器U2A、整流器D1,高通滤波器包括电容C1、电感L1,电容C1一端连接D类音频功率放大器输出端、另一端连接电感L1一端;电容C1、电感L1的公共点通过电阻R3连接放大器U2A的反向输入端,放大器U2A的同向输入端接地,放大器U2A的输出端连接整流器D1,整流器D1输出后的电流作为检测值VDEC,并返回至比较器U1A的反向输入端。本发明结构合理,应用于D类音频功率放大器在任何时间短路,都能够及时关闭驱动电路。

Patent Agency Ranking