-
公开(公告)号:CN107707262A
公开(公告)日:2018-02-16
申请号:CN201710826052.8
申请日:2012-05-18
申请人: 松下电器产业株式会社
发明人: 米海尔·皮特洛夫
CPC分类号: H03M13/2792 , H03M13/1134 , H03M13/1142 , H03M13/1154 , H03M13/116 , H03M13/1165 , H03M13/1168 , H03M13/255 , H03M13/27 , H03M13/271 , H03M13/2778 , H03M13/2957 , H03M13/356 , H03M13/6325 , H03M13/6552 , H03M13/6555 , H04L1/0058 , H04L1/0606 , H04L1/0618 , H03M13/2767 , H03M13/2703
摘要: 一种比特交织方法,将通过低密度奇偶校验编码方式生成的代码字的比特重新排列,所述代码字中,对奇偶区段实施了奇偶交织。具有:比特置换步骤,对于由N个循环块构成的N×Q比特的代码字,按照规定了比特的重新排列的比特置换规则进行比特的重新排列,上述N个循环块分别由Q个比特构成;分割步骤,将实施了比特置换处理的代码字分割为分别由M个比特构成的多个星座字,N不是M的倍数,比特置换规则包括第1规则和第2规则,第1规则是将N除以M所得的余数设为X时,对N’=N-X个循环块应用的规则,第2规则是对X个循环块应用的与第1规则不同的规则。
-
公开(公告)号:CN103843252B
公开(公告)日:2018-01-02
申请号:CN201280047910.4
申请日:2012-09-11
申请人: 三菱电机株式会社
IPC分类号: H03M13/11
CPC分类号: H03M13/116 , H03M13/1154 , H03M13/1165
摘要: 公开了一种用于确定准循环(QC)低密度奇偶校验(LDPC)码以使得该QC LDPC码不具有捕获集的系统和方法。获得表示一族QC LDPC码的一组矩阵,其中,各个QC LDPC码是围长不小于八的咬尾空间耦合码,并且其中,所述一组矩阵中的各个矩阵的各列的权重不小于四。基于捕获集图案来从所述一组矩阵中选择矩阵,使得所述矩阵表示不具有捕获集的QC LDPC码。所述矩阵可以存储在存储器中。
-
公开(公告)号:CN103354456B
公开(公告)日:2017-06-23
申请号:CN201310240635.4
申请日:2009-07-02
申请人: 松下电器(美国)知识产权公司
CPC分类号: H04L1/0041 , H03M13/1154 , H03M13/17 , H03M13/2703 , H03M13/2707 , H03M13/353 , H03M13/356 , H03M13/373 , H03M13/3761 , H03M13/6306 , H03M13/6356 , H04L1/00 , H04L1/08
摘要: 本发明提供了发送装置、接收装置、发送方法和接收方法,所述发送装置包括:纠删编码单元,用于使用从根据有关分组信号的比特长的信息不同而异的编码率的组合而选择的编码率,生成对所述分组信号进行了纠删编码的纠删编码信号;纠错编码单元,生成对所述纠删编码信号进行了纠错的纠错编码信号;以及发送单元,将所述纠错编码信息输出到通信通道。
-
公开(公告)号:CN106160751A
公开(公告)日:2016-11-23
申请号:CN201610258603.0
申请日:2016-04-22
IPC分类号: H03M13/11
CPC分类号: H03M13/616 , H03M13/036 , H03M13/1102 , H03M13/1154 , H03M13/2906 , H03M13/1148
摘要: 误差校正方法、半导体装置、发送和接收模块和传输设备。一种使用空间耦合LDPC对编码信号执行误差校正的误差校正方法,该误差矫正方法包括将空间耦合LDPC的元素矩阵中与信号的比特串的一端侧相对应的元素矩阵的列方向上的列重设置成大,所述元素矩阵作为用于检测信号相乘中的误差的奇偶校验矩阵。
-
公开(公告)号:CN105915231A
公开(公告)日:2016-08-31
申请号:CN201610213925.3
申请日:2016-04-07
申请人: 西安电子科技大学
IPC分类号: H03M13/11
CPC分类号: H03M13/1154
摘要: 本发明公开了一种基于一种乘性重复叠加的长约束卷积码构造方法,主要解决现有技术因引入交织与解交织操作而造成的复杂度过高问题,其技术方案是:首先采用多元LDPC码作为基本码,并对发送的信息序列进行编码,得到多元LDPC码码字;然后将多元LDPC码码字与乘性因子序列进行乘性重复,得到乘性重复结果;再将所有的乘性重复结果进行叠加,得到乘性重复叠加结果;最后将原始多元LDPC码码字和乘性叠加结果一起传输。本发明与现有的分组马尔科夫叠加传输相比,其构造的长约束卷积码用乘性因子序列替换了交织器,避免了编译码过程中的交织解交织操作,适应于实际应用,可用于无线蜂窝通信系统。
-
公开(公告)号:CN103688502B
公开(公告)日:2016-06-08
申请号:CN201380001159.9
申请日:2013-07-01
申请人: 华为技术有限公司
CPC分类号: H03M13/1154 , H03M13/2957 , H03M13/2987 , H03M13/3746 , H03M13/3972 , H03M13/616 , H03M13/6331 , H03M13/6561 , H04B10/25073 , H04B10/2543 , H04B10/2569 , H04B10/6161 , H04B10/6162 , H04L1/0045 , H04L1/0057 , H04L25/0202 , H04L25/03057 , H04L25/03171 , H04L2025/03789
摘要: 本发明实施例涉及实现Turbo均衡补偿的方法以及均衡器和系统。其中,实现Turbo均衡补偿的方法包括:将第一数据块分成n个数据段,其中n个数据段中相邻的两个数据段重叠D个比特,对该n个数据段中的每一个数据段分别进行递归处理,合并经过递归处理后的n个数据段,以获得第二数据块;对第二数据块进行迭代译码,以输出第三数据块;其中第一数据块、第二数据块和第三数据块的数据长度均为LDPC卷积码的码长的1/T。本发明实施例应用于高速光纤传输系统的接收端。通过在OP-BCJR单元中对接收到的数据块采用分段处理和向前向后递归运算,以及在LDPC卷积码译码单元中对从OP-BCJR单元获取的数据进行Turbo迭代处理,能够有效提升系统吞吐量。
-
公开(公告)号:CN104467872A
公开(公告)日:2015-03-25
申请号:CN201410586619.5
申请日:2010-11-12
申请人: 松下电器(美国)知识产权公司
发明人: 村上丰
IPC分类号: H03M13/11
CPC分类号: H03M13/1154 , H03M13/1105 , H03M13/1111 , H03M13/13 , H03M13/157 , H04L1/0041 , H04L1/0057
摘要: 本发明公开了一种编码方法和解码器,其中该编码方法使用编码率(n-1)/n的奇偶校验多项式,进行时变周期q的低密度奇偶校验卷积编码,其中,n为2以上的整数,所述时变周期q是大于3的质数以外的整数,将信息序列作为输入,在式(1)所表示的所述时变周期q的序号#g中,其中,序号#g=0、1、…、q-1,在信息X的项数m为3以上,奇偶校验P的项数为2、信息X的各系数D的次数为a、奇偶校验P的各系数D的次数为b、满足0的所述奇偶校验多项式中,对于信息X的序号p=k=1、2、…、n-1使用满足规定条件的所述奇偶校验多项式,对所述信息序列进行编码。
-
公开(公告)号:CN102057579B
公开(公告)日:2014-01-22
申请号:CN200980121588.3
申请日:2009-07-06
申请人: 松下电器产业株式会社
CPC分类号: H03M13/1154 , H03M13/116 , H03M13/13 , H03M13/235 , H03M13/616 , H03M13/617 , H03M13/6306 , H03M13/635 , H03M13/6356 , H03M13/6516 , H03M13/6527 , H04B3/542 , H04L1/0041 , H04L1/0058
摘要: 本发明公开了在使用了LDPC-CC(Low Density Parity Check-Convolutional Codes)的编码器及解码器中,以小电路规模实现多种编码率而且获得高的数据接收质量的编码器。在编码器(200)中,编码率设定单元(250)设定编码率(s-1)/s(s≤z),信息生成单元(210)将从信息Xs,i至信息Xz-1,i为止的信息设定为零。第1信息运算单元(220-1)输入时刻i的信息X1,i并计算式(1)的X1(D)项,第2信息运算单元(220-2)输入时刻i的信息X2,i并计算式(1)的X2(D)项,第3信息运算单元(220-3)输入时刻i的信息X3,i并计算式(1)的X3(D)项,奇偶运算单元(230)输入时刻i-1的奇偶校验Pi-1并计算式(1)的P(D)项,而且获得这些运算结果的“异或”作为时刻i的奇偶校验Pi。其中,式(1)为AX1,k(D)X1(D)+AX2,k(D)X2(D)+…+AXy-1,k(D)Xy-1(D)+…+AXs,k(D)Xs(D)+…+AXz-1,k(D)Xz-1(D)+Bk(D)P(D)=0(k=i mod g)...(1)在式(1)中,D是延迟运算符。另外,k=0,1,2...。
-
公开(公告)号:CN102057579A
公开(公告)日:2011-05-11
申请号:CN200980121588.3
申请日:2009-07-06
申请人: 松下电器产业株式会社
CPC分类号: H03M13/1154 , H03M13/116 , H03M13/13 , H03M13/235 , H03M13/616 , H03M13/617 , H03M13/6306 , H03M13/635 , H03M13/6356 , H03M13/6516 , H03M13/6527 , H04B3/542 , H04L1/0041 , H04L1/0058
摘要: 公开了在使用了LDPC-CC(Low Density Parity Check-Convolutional Codes)的编码器及解码器中,以小电路规模实现多种编码率而且获得高的数据接收质量的编码器。在编码器(200)中,编码率设定单元(250)设定编码率(s-1)/s(s≤z),信息生成单元(210)将从信息Xs,i至信息Xz-1,i为止的信息设定为零。第1信息运算单元(220-1)输入时刻i的信息X1,i并计算式(1)的X1(D)项,第2信息运算单元(220-2)输入时刻i的信息X2,i并计算式(1)的X2(D)项,第3信息运算单元(220-3)输入时刻i的信息X3,i并计算式(1)的X3(D)项,奇偶运算单元(230)输入时刻i-1的奇偶校验位Pi-1并计算式(1)的P(D)项,而且获得这些运算结果的“异或”作为时刻i的奇偶校验位Pi。其中,式(1)为AX1,k(D)X1(D)+AX2,k(D)X2(D)+…+AXy-1,k(D)Xy-1(D)+…+AXs,k(D)Xs(D)+…+AXz-1,k(D)Xz-1(D)+Bk(D)P(D)=0(k=i mod g) …(1)。在式(1)中,D是延迟运算符。另外,k是自然数。
-
公开(公告)号:CN104506200B
公开(公告)日:2018-07-24
申请号:CN201410588769.X
申请日:2010-11-12
申请人: 松下电器(美国)知识产权公司
发明人: 村上丰
IPC分类号: H03M13/15
CPC分类号: H03M13/1154 , H03M13/1105 , H03M13/1111 , H03M13/13 , H03M13/157 , H04L1/0041 , H04L1/0057
摘要: 本发明公开了编码装置、解码装置、编码方法以及解码方法,其中所述编码装置包括:分组生成单元,从输入数据生成包含预定大小的信息分组的信息分组序列;编码单元,对于所述信息分组序列执行编码处理时,生成包含具有与所述信息分组的大小相同的大小的奇偶校验分组的奇偶校验分组序列;输出单元,对于所述信息分组序列执行编码处理时,输出所述信息分组序列和所述奇偶校验分组序列,对于所述信息分组序列不执行编码处理时,输出所述信息分组序列。
-
-
-
-
-
-
-
-
-