-
公开(公告)号:CN107017879A
公开(公告)日:2017-08-04
申请号:CN201710222311.6
申请日:2017-04-06
Applicant: 上海航天测控通信研究所
Abstract: 本发明公开了一种对带副载波调制的高频信号进行副载波解码的系统及方法,包括功率调整电路、分频器电路、数字锁相环电路、数字译码电路和显示终端,功率调整电路用于对高频信号进行功率放大或衰减,使信号幅度控制在分频器电路所需的功率范围内;分频器电路用于将高频信号的频率降至20MHz左右带副载频信息的中频信号;数字锁相环电路用于对本振源的输出频率进行预置,分频后的中频信号与本振源预置信号进行正交下变频、抽取滤波,再经数字鉴相、环路滤波与可控振荡器形成锁相环路;数字译码电路在环路锁定状态下,取出环路鉴相器输出的误差交流信号,与一个或多个已知副载波信号进行相干滤波,从而实时检测出高频信号中所带的副载频时序信息,并通过显示终端显示。
-
公开(公告)号:CN104065377A
公开(公告)日:2014-09-24
申请号:CN201410096424.2
申请日:2014-03-14
Applicant: 富士通株式会社
Inventor: 松村宏志
Abstract: 公开了一种锁相环电路和锁相环电路中的相位比较方法,该锁相环电路包括:分频器,用于通过对振荡信号进行分频而生成具有周期T/M的分频信号,其中,M是大于或等于2的整数;相位比较器,用于通过对M个参考信号与分频信号进行逻辑异或计算而生成相位比较结果,这M个参考信号具有周期T并且各自顺序地偏移了时间间隔T/2M;环路滤波器,用于使用相位比较结果作为输入而生成电压信号;以及压控振荡器,用于通过以根据电压信号的频率进行振荡而生成振荡信号。
-
公开(公告)号:CN106160735A
公开(公告)日:2016-11-23
申请号:CN201510133438.1
申请日:2015-03-25
Applicant: 财团法人交大思源基金会
IPC: H03L7/08
CPC classification number: H03L7/0802 , H03L7/07 , H03L7/0818 , H03L7/097 , H03M1/50
Abstract: 一种读出系统,用于产生一个相关于一个环境参数的输出码,并包含一个感应模块及一个读出模块。该读出模块包括一个第一延迟锁定回路及一个读出电路。该感应模块根据该环境参数及一个输入电压信号产生二个信号。该二个信号的正缘间具有一个相关于该环境参数值的第一时间差。该第一延迟锁定回路将该二个信号中的领先者延迟一个相关于一个预定环境参数值的校正时间,以产生另二个信号。该读出电路将该另二个信号的正缘间的第二时间差,转换成该输出码。通过校正时间的延迟,使得即使每一读出系统因为制程而在相同环境参数值而有不同的第一时间差,但都能得到相同的输出码。
-
公开(公告)号:CN102655403B
公开(公告)日:2016-01-20
申请号:CN201210052145.7
申请日:2012-03-01
Applicant: 西门子公司
Inventor: 乔治·布尔恰
IPC: H03K5/15
Abstract: 本发明涉及一种用于提供第一时钟信号和第二时钟信号的时基发生器和方法,其中提供具有定义时间或相位延迟的频率(f1,f2)略微不同的两个时钟信号(CLK1,CLK2),以第一时钟频率(f1)提供第一时钟信号(CLK1),将第一时钟频率(f1)除以第一整数(K1)以产生第一辅助信号(CLK11),将第二时钟信号(CLK2)除以第二整数(K2)以产生第二辅助信号(CLK21),通过单独加权和比较周期持续时间或定相所述第一和第二辅助信号(CLK11、CLK21)生成误差信号(ERR),以及借助于由所述误差信号(ERR)控制的电压控制振荡器(17)生成所述第二时钟信号(CLK2)。
-
公开(公告)号:CN109120261A
公开(公告)日:2019-01-01
申请号:CN201710493501.1
申请日:2017-06-26
Applicant: 北京普源精电科技有限公司
IPC: H03L7/097
CPC classification number: H03L7/097
Abstract: 本发明提供了一种频率扩展装置及射频信号源,涉及电子信号处理技术领域。装置中频率扩展电路、幅度控制电路和动态衰减电路顺序连接,形成一频率扩展通路,其输出端与合路保护电路的第一输入端连接;隔离链路电路的输出端与合路保护电路的第二输入端连接;选择开关与信号源装置连接,在频率扩展时,选择开关将信号源装置输出的频率信号连接至频率扩展通路,使得频率信号经过频率扩展电路、幅度控制电路和动态衰减电路处理后,经过合路保护电路输出到外部应用电路中;在不进行频率扩展时,选择开关将信号源装置输出的频率信号连接至隔离链路电路的输入端,使得频率信号经过隔离链路电路处理后,经过合路保护电路输出至外部应用电路中。
-
公开(公告)号:CN105242127A
公开(公告)日:2016-01-13
申请号:CN201510398701.X
申请日:2015-06-03
Applicant: 英特尔公司
CPC classification number: H03K5/13 , H03D13/003 , H03K2005/00019 , H03L7/097 , H04B3/146 , H04L1/205
Abstract: 本发明的实施例包括用于抖动均衡和相位误差检测的装置、方法和系统。在实施例中,通信电路可以包括用于传递数据信号的数据路径、以及用于传递时钟信号的时钟路径。抖动均衡器可以与所述数据路径和/或所述时钟路径耦合,以向所述数据信号和/或所述时钟信号分别提供可编程的延迟。所述延迟可以由训练过程来确定,在所述训练过程中,可以由调制频率来调制电源电压。所述延迟可以取决于所述电源电压的值,例如所述电源电压的电压电平和/或抖动频率分量。还描述了相位误差检测器,其可以用于所述通信电路和/或其它实施例中。
-
公开(公告)号:CN103795228A
公开(公告)日:2014-05-14
申请号:CN201410054250.3
申请日:2014-02-18
Applicant: 成都芯源系统有限公司
IPC: H02M1/08
CPC classification number: H02M1/0845 , H02M3/1584 , H03L7/0814 , H03L7/097
Abstract: 本发明公开了一种用于开关变换器的控制电路及其控制方法。所述开关变换器包括具有至少一个开关管的开关电路。所述控制电路包括:比较电路,基于参考信号和开关变换器的输出电压产生比较信号;同步电路,耦接至比较电路,并根据比较信号产生第一同步信号和第二同步信号;导通时间控制电路,产生导通时长控制信号;以及逻辑电路,根据第一同步信号、第二同步信号和导通时长控制信号产生开关控制信号以控制所述至少一个开关管的导通与关断。利用同步电路产生第一同步信号和第二同步信号,可以实现比较信号同步的同时,减小因同步带来的延迟时间,从而在提高系统稳定性的同时保证瞬态响应速度。
-
公开(公告)号:CN103166631A
公开(公告)日:2013-06-19
申请号:CN201210543566.X
申请日:2012-12-14
Applicant: 瑞萨电子株式会社
Inventor: 胜岛明男
CPC classification number: H03L7/097 , H03L7/06 , H03L7/0893 , H03L7/093
Abstract: 本发明公开了一种PLL电路,包括:用于检测在基准信号和反馈信号之间的相位差的相位比较器;用于输出与相位比较器的检测结果相应的电流Ipr的第一电荷泵;用于输出与相位比较器的检测结果相应的电流Iint的第二电荷泵;用于输出从中去除了Ipr的高频分量的电流Iprop的滤波器;用于对Iint积分的积分器;用于输出与积分器的积分结果相应的电流Ivi的电压-电流转换电路;以及用于生成频率与作为Iprop和Ivi之和的电流Iro相应的振荡信号并将其反馈给相位比较器的振荡器。
-
公开(公告)号:CN102655403A
公开(公告)日:2012-09-05
申请号:CN201210052145.7
申请日:2012-03-01
Applicant: 西门子公司
Inventor: 乔治·布尔恰
IPC: H03K5/15
Abstract: 本发明涉及一种用于提供第一时钟信号和第二时钟信号的时基发生器和方法,其中提供具有定义时间或相位延迟的频率(f1,f2)略微不同的两个时钟信号(CLK1,CLK2),以第一时钟频率(f1)提供第一时钟信号(CLK1),将第一时钟频率(f1)除以第一整数(K1)以产生第一辅助信号(CLK11),将第二时钟信号(CLK2)除以第二整数(K2)以产生第二辅助信号(CLK21),通过单独加权和比较周期持续时间或定相所述第一和第二辅助信号(CLK11、CLK21)生成误差信号(ERR),以及借助于由所述误差信号(ERR)控制的电压控制振荡器(17)生成所述第二时钟信号(CLK2)。
-
公开(公告)号:CN107659306A
公开(公告)日:2018-02-02
申请号:CN201711024397.8
申请日:2012-12-14
Applicant: 瑞萨电子株式会社
Inventor: 胜岛明男
CPC classification number: H03L7/097 , H03L7/06 , H03L7/0893 , H03L7/093
Abstract: 本发明公开了一种PLL电路,包括:用于检测在基准信号和反馈信号之间的相位差的相位比较器;用于输出与相位比较器的检测结果相应的电流Ipr的第一电荷泵;用于输出与相位比较器的检测结果相应的电流Iint的第二电荷泵;用于输出从中去除了Ipr的高频分量的电流Iprop的滤波器;用于对Iint积分的积分器;用于输出与积分器的积分结果相应的电流Ivi的电压-电流转换电路;以及用于生成频率与作为Iprop和Ivi之和的电流Iro相应的振荡信号并将其反馈给相位比较器的振荡器。
-
-
-
-
-
-
-
-
-