-
公开(公告)号:CN105337609B
公开(公告)日:2018-07-20
申请号:CN201510874709.9
申请日:2015-12-02
Applicant: 上海兆芯集成电路有限公司
IPC: H03L7/08
CPC classification number: H03L7/085 , H03K5/134 , H03K2005/00019 , H03L7/0814 , H03L7/0816
Abstract: 一种延迟锁定回路,包括延迟单元、去除单元、相位检测单元以及控制单元。延迟单元,具有延迟系数,并根据该延迟系数对第一频率信号进行延迟,产生第二频率信号。去除单元,对第三频率信号进行延迟,产生第四频率信号。相位检测单元,与该延迟单元以及该去除单元相耦合,该相位检测单元根据该第二频率信号及该第四频率信号的相位差,产生指示信号。控制单元,与该相位检测单元以及该延迟单元相耦合,该控制单元根据该指示信号控制该延迟单元对该延迟系数进行调整,其中当该延迟系数等于初始值时,该第一频率信号与该第二频率信号之间具有初始延迟时间,该第三频率信号与该第四频率信号之间的延迟时间等于该初始延迟时间。
-
公开(公告)号:CN104734672B
公开(公告)日:2018-04-17
申请号:CN201310717347.3
申请日:2013-12-23
Applicant: 国际商业机器公司
IPC: H03K5/00
CPC classification number: H03K5/135 , H03K5/05 , H03K5/134 , H03K2005/00019 , H03K2005/00221 , H03K2005/00234
Abstract: 本发明实施例提供时钟信号控制器,其包括:第一晶体管,其源极和漏极中的一个连接到工作电平,另一个连接到第一连接点,栅极连接到第一时钟信号输入端;第二晶体管,其源极和漏极中的一个连接到第一连接点,另一个连接到参考电平,栅极连接到第一时钟信号输入端;第三晶体管,其源极和漏极中的一个连接到工作电平,另一个连接到第二连接点,栅极连接到第二时钟信号输入端;和第四晶体管,其源极和漏极中的一个连接到工作电平,另一个连接到第二连接点,栅极连接到第二时钟信号输入端。采用本发明的技术方案,可以对不同步的两个时钟信号进行同步。
-
公开(公告)号:CN107800411A
公开(公告)日:2018-03-13
申请号:CN201710980299.5
申请日:2017-10-19
Applicant: 深圳市汇春科技股份有限公司
IPC: H03K5/134
CPC classification number: H03K5/134 , H03K2005/00058 , H03K2005/00208
Abstract: 本发明公开了一种延时电路,包括电平输出端、延时模块、输入模块和输出模块,所述电平输出端用于输出电平信号,所述输入模块的输入端连接电平输出端,所述输入模块的输出端连接所述延时模块的输入端,所述延时模块的输出端连接所述输出模块的输入端,所述输出模块输出延时电平信号,所述延时模块包括NMOS晶体管,用于对电平信号进行延时,生成延时电平信号。本发明涉及集成电路技术领域,一种延时电路,采用晶体管对电平信号进行延时,既实现延时电路的功能,简单可调,而且极大的节省了电路的面积,降低芯片的成本。
-
公开(公告)号:CN107112890A
公开(公告)日:2017-08-29
申请号:CN201480082875.9
申请日:2014-10-27
Applicant: 德克萨斯仪器股份有限公司
IPC: H02M1/38
CPC classification number: H02M1/38 , G05F3/267 , H02M1/088 , H02M3/1588 , H02M2001/385 , H03K5/134 , H03K17/145 , H03K19/018521 , H03K2005/00143
Abstract: 提出温度、工艺和电源补偿的延迟电路、DC到DC转换器和集成电路,其中使用多个级联的CMOS反相器电路提供开关驱动器死区时间延迟,该多个级联的CMOS反相器电路具有通过二极管连接的MOS晶体管耦合到经调节的电压或电路接地的第一反相器,并且MOS电容器被提供在第一反相器输出端和经调节的电压或电路接地之间以提供受控延迟时间。第二级联的CMOS反相器由随温度降低的经补偿的电压供电,以作为比较器操作,并且某些实施例包括一个或多个中间CMOS反相器以在第二反相器和最终输出反相器之间形成电平移位电路,其中该电平移位反相器由随着增加的温度而降低的相继更高的经补偿的电压供电。
-
公开(公告)号:CN107046417A
公开(公告)日:2017-08-15
申请号:CN201610989520.9
申请日:2016-11-10
Applicant: 英飞凌科技股份有限公司
IPC: H03K7/08
CPC classification number: H03K7/08 , H03K5/134 , H03K5/14 , H03K2005/00026
Abstract: 本发明涉及脉宽调制器的集成模拟延迟线。一种脉宽调制(PWM)系统包括模拟部件和数字部件。模拟部件在模拟(连续时间)域中利用在模拟信号中细调的调谐操作将偏移(即,时间延迟)引入到在输入处接收的模拟信号。模拟部件包括模拟延迟线,所述模拟延迟线包括多个模拟延迟部件,所述多个模拟延迟部件被配置为基于传输线的模型将时间延迟引入到模拟信号。
-
公开(公告)号:CN105144624A
公开(公告)日:2015-12-09
申请号:CN201480016925.3
申请日:2014-03-20
Applicant: 高通股份有限公司
CPC classification number: H04L7/0087 , H03K3/017 , H03K5/13 , H03K5/133 , H03K5/134 , H03K5/14 , H03K5/153 , H03K5/1534 , H03K19/00 , H03K2005/00293 , H03L7/081 , H04L7/0037 , H04L7/033 , H04L7/0331
Abstract: 描述了方法、装置以及计算机程序产品。该装置通过确定接收自多导线漏极开路链路的信号中的转变、响应于该转变而生成时钟脉冲、如果该转变在第一方向上则延迟该时钟脉冲达经预配置的第一区间、以及如果该转变在第二方向上则延迟该时钟脉冲达经预配置的第二区间来生成用于从该多导线漏极开路链路接收数据的接收时钟信号。经预配置的第一和/或第二区间基于与通信接口相关联的上升时间和/或下降时间来配置,并且可以通过测量与针对第一和第二校准转变所生成的时钟脉冲相关联的各个延迟来校准。
-
公开(公告)号:CN107112890B
公开(公告)日:2019-08-09
申请号:CN201480082875.9
申请日:2014-10-27
Applicant: 德克萨斯仪器股份有限公司
IPC: H02M1/38
CPC classification number: H02M1/38 , G05F3/267 , H02M1/088 , H02M3/1588 , H02M2001/385 , H03K5/134 , H03K17/145 , H03K19/018521 , H03K2005/00143
Abstract: 提出温度、工艺和电源补偿的延迟电路、DC到DC转换器和集成电路,其中使用多个级联的CMOS反相器电路提供开关驱动器死区时间延迟,该多个级联的CMOS反相器电路具有通过二极管连接的MOS晶体管耦合到经调节的电压或电路接地的第一反相器,并且MOS电容器被提供在第一反相器输出端和经调节的电压或电路接地之间以提供受控延迟时间。第二级联的CMOS反相器由随温度降低的经补偿的电压供电,以作为比较器操作,并且某些实施例包括一个或多个中间CMOS反相器以在第二反相器和最终输出反相器之间形成电平移位电路,其中该电平移位反相器由随着增加的温度而降低的相继更高的经补偿的电压供电。
-
公开(公告)号:CN105684313B
公开(公告)日:2019-04-16
申请号:CN201480050952.2
申请日:2014-03-28
Applicant: 奇点新源国际技术开发(北京)有限公司
Inventor: 邵起明
IPC: H03K17/16 , H03K17/284 , H03K5/134
CPC classification number: H03K17/163 , H03K5/134 , H03K17/284
Abstract: 一种信息转换器的供电电路、系统及供电方法,涉及供电电路技术领域。所述供电电路包括控制电路通断的开关管和延时启动电路,当供电电路连接的电源上电时,通过延时启动电路控制开关管控制端的电压缓慢上升,从而使开关管从截止状态缓慢开启(导通),进而使开关管输出端的输出电压缓慢上升,即信息转换器的供电电压缓慢上升。避免了开关管即时开启带来的过冲电流,降低了信息转换器的供电电路中的过电流,提高了信息转换器的供电电路安全性。
-
公开(公告)号:CN107070824A
公开(公告)日:2017-08-18
申请号:CN201710041297.X
申请日:2017-01-17
Applicant: 恩智浦美国有限公司
Inventor: 常奕城
IPC: H04L25/03
CPC classification number: H04L25/03019 , H03K5/134 , H03K2005/00019 , H04L25/03885
Abstract: 一种通过增益峰化特性和恒定延迟时间实施增强型模拟延迟单元的连续时间线性均衡器。接收器前馈均衡器架构实施增益级链、模拟乘法器以用于校正系数,以及线性组合器作为模拟求和电路。增益级中的每一个产生线性增益峰化并且在每个级处呈现恒定的延迟时间(通过校准)。每个延迟单元包括被配置成将差分输入电压信号转换成差分输出电流信号的跨导级,其中该跨导级包括耦合在源退化配置中的第一晶体管和第二晶体管的差分对、与可调谐的电阻器网络并联耦合的负电阻网络,以及与负电阻网络并联耦合的分流电感电路系统。延迟单元还包括被配置成将从跨导级接收的差分输出电流信号转换成差分输出电压信号的跨阻抗级,其中跨阻抗级实施与第一分流电感电路串联耦合的第一跨阻抗放大器。分流电感电路可以包括无电感式电感器电路元件。
-
公开(公告)号:CN106301297A
公开(公告)日:2017-01-04
申请号:CN201610414692.3
申请日:2016-06-14
Applicant: 联发科技股份有限公司
IPC: H03K5/13
CPC classification number: H03K5/134 , G06F17/505 , G06F2217/84 , H03K2005/00195 , H03K5/13
Abstract: 本发明公开一种延迟单元,包括:第一延迟元件,在输入节点接收输入信号以产生第一内部信号,第一内部信号在第一内部节点具有相对于输入信号的第一传播延迟,第一延迟元件包括:第一P型晶体管,由电源电压供电并由输入信号控制;第一电阻器,耦接在第一P型晶体管和第一内部节点之间;第二电阻器,耦接至第一内部节点;以及第一N型晶体管,耦接于第二电阻器和接地端之间并由输入信号控制;以及输出逆变器,接收第一内部信号以产生具有相对于输入信号的所需的延迟的输出信号,其中输出逆变器用于提供在标准单元库中定义的对应于接收输出信号的后一阶段的驱动能力,其中所需的延迟通过第一传播延迟来控制。本发明的延迟单元能够得到所需的延迟。
-
-
-
-
-
-
-
-
-