电路、方法和移动通信设备

    公开(公告)号:CN103731144A

    公开(公告)日:2014-04-16

    申请号:CN201310471617.7

    申请日:2013-10-11

    Abstract: 本发明涉及电路、方法和移动通信设备。一种电路包括振荡器、可变调相器和反馈环路。振荡器被配置成提供RF信号,其中振荡器被配置成在操作的自由运行模式下进行操作。可变调相器被配置成提供已调相的信号,所述已调相的信号的相位相对于振荡器的输出信号的相位而偏移,或者相对于从振荡器的输出信号导出的信号的相位而偏移。反馈环路被配置成提供控制值,用于基于已调相的信号和参考振荡器信号来控制可变调相器,以抵消已调相的信号的相位误差。

    具有两点调制和自适应延迟匹配的数字锁相回路

    公开(公告)号:CN102273066A

    公开(公告)日:2011-12-07

    申请号:CN200980153932.7

    申请日:2009-12-09

    Abstract: 本发明描述一种支持两点调制具有自适应延迟匹配的数字锁相回路(DPLL)。所述DPLL包括分别支持振荡器的频率和/或相位的宽带和窄带调制的高通调制路径和低通调制路径。所述DPLL可自适应地调整一个调制路径的延迟以与另一调制路径的延迟匹配。在一个设计中,所述DPLL包括自适应延迟单元,其为所述两个调制路径中的一者提供可变延迟。在所述自适应延迟单元内,延迟计算单元基于施加到所述两个调制路径的调制信号和所述DPLL中的相位误差信号确定所述可变延迟。内插器提供所述可变延迟的分数部分,且可编程延迟单元提供所述可变延迟的整数部分。

    锁相环路频率合成器及其调制方法

    公开(公告)号:CN101090269B

    公开(公告)日:2011-11-16

    申请号:CN200710109041.4

    申请日:2007-06-15

    Abstract: 本发明涉及一种锁相环路频率合成器,包含锁相环路、频率重新产生器与调制处理器,用于抵抗频率重新产生器引起的变形且符合传输规范。锁相环路包含:相位检测器,环路滤波器,压控振荡器,以及除频单元。频率重新产生器,改变第一输出调制信号的频率以产生频率范围不与压控振荡器的输出频率范围重叠的第二输出调制信号。调制处理器,处理输入调制信号以产生处理过的输入调制信号以调整除频单元的除频因子,其中对输入调制信号的处理包含补偿因频率重新产生器引起的变形。通过实施本发明,能够有效抵抗频率重新产生器引起的变形且符合传输规范的要求。

    用于生成小型扩展频谱时钟信号的装置和方法

    公开(公告)号:CN101777889A

    公开(公告)日:2010-07-14

    申请号:CN200910261756.0

    申请日:2009-12-29

    Inventor: 全河俊 金相燮

    CPC classification number: H04B1/69 H03B23/00 H03C3/0925 H03C3/0941 H03C3/095

    Abstract: 本发明披露了一种用于生成小型扩展频谱时钟信号的装置和方法。该装置包括:预分频器,通过分频外部时钟信号来生成参考时钟信号;相位频率检测器,检测参考时钟信号与比较时钟信号之间的频率和相位差,并输出检测的频率和相位差作为误差信号;电荷泵,根据误差信号输出电流;环路滤波器,输出对应于从电荷泵接收的电流的控制电压;调制控制器,根据调制控制信号生成调制幅度;调制器,根据调制幅度来调制控制电压;压控振荡器,根据调制的控制电压输出具有振荡频率的振荡时钟脉冲作为外部时钟信号的频率扩展版;反馈分频器,通过分频振荡时钟信号来生成比较时钟信号;解调控制器,生成供补偿调制幅度使用的解调幅度;以及解调器。

Patent Agency Ranking