-
公开(公告)号:CN105811968B
公开(公告)日:2018-11-16
申请号:CN201510915696.5
申请日:2015-12-10
申请人: 联发科技股份有限公司
CPC分类号: H03L7/1976 , H03C3/00 , H03C3/0933
摘要: 本发明提供了一种用于响应频率控制字来产生控制码的调制器。该调制器包括加法器、累加器、下一状态产生单元以及码产生单元。加法器用于通过计算频率控制字与控制码之间的差异来产生频率误差信号。累加器用于通过累加频率误差信号来产生相位误差信号,其中,相位误差信号包括整数部分和小数部分,以及,相位误差信号的整数部分为当前状态信号。下一状态产生单元用于响应相位误差信号的小数部分所确定的特征概率分布来产生下一状态信号。码产生单元用于响应当前状态信号和下一状态信号来产生控制码。相应地,本发明还提供了一种锁相回路及用于响应频率控制字产生控制码的方法。采用本发明,调制器可以降低对非线性的敏感。
-
公开(公告)号:CN102273066A
公开(公告)日:2011-12-07
申请号:CN200980153932.7
申请日:2009-12-09
申请人: 高通股份有限公司
发明人: 耿吉峰 , 加里·约翰·巴兰坦 , 丹尼尔·F·菲利波维奇
IPC分类号: H03C3/09
CPC分类号: H03C3/0925 , H03C3/0933 , H03C3/0941 , H03C3/095 , H03C3/0966
摘要: 本发明描述一种支持两点调制具有自适应延迟匹配的数字锁相回路(DPLL)。所述DPLL包括分别支持振荡器的频率和/或相位的宽带和窄带调制的高通调制路径和低通调制路径。所述DPLL可自适应地调整一个调制路径的延迟以与另一调制路径的延迟匹配。在一个设计中,所述DPLL包括自适应延迟单元,其为所述两个调制路径中的一者提供可变延迟。在所述自适应延迟单元内,延迟计算单元基于施加到所述两个调制路径的调制信号和所述DPLL中的相位误差信号确定所述可变延迟。内插器提供所述可变延迟的分数部分,且可编程延迟单元提供所述可变延迟的整数部分。
-
公开(公告)号:CN101090269B
公开(公告)日:2011-11-16
申请号:CN200710109041.4
申请日:2007-06-15
申请人: 联发科技股份有限公司
CPC分类号: H03L7/1976 , H03C3/0925 , H03C3/0933 , H03C3/0941 , H03C3/095
摘要: 本发明涉及一种锁相环路频率合成器,包含锁相环路、频率重新产生器与调制处理器,用于抵抗频率重新产生器引起的变形且符合传输规范。锁相环路包含:相位检测器,环路滤波器,压控振荡器,以及除频单元。频率重新产生器,改变第一输出调制信号的频率以产生频率范围不与压控振荡器的输出频率范围重叠的第二输出调制信号。调制处理器,处理输入调制信号以产生处理过的输入调制信号以调整除频单元的除频因子,其中对输入调制信号的处理包含补偿因频率重新产生器引起的变形。通过实施本发明,能够有效抵抗频率重新产生器引起的变形且符合传输规范的要求。
-
公开(公告)号:CN101515803B
公开(公告)日:2011-09-28
申请号:CN200910004253.5
申请日:2009-02-18
申请人: 联发科技股份有限公司
IPC分类号: H03L7/089
CPC分类号: H03L7/1976 , H03C3/0925 , H03C3/0933 , H03C3/0941 , H03C3/0975 , H03C3/20 , H03L7/087
摘要: 提供一种基于充电泵的频率调变器,所述频率调变器包括模拟相位修正路径与充电泵。模拟相位修正路径包括一变容二极管耦接至基于充电泵的频率调变器的一输出端。充电泵耦接至变容二极管与输出点之间的一端点,并接收包括调变数据的一信号。
-
公开(公告)号:CN100530939C
公开(公告)日:2009-08-19
申请号:CN200510054600.7
申请日:2005-03-16
申请人: 松下电器产业株式会社
IPC分类号: H03C3/00
CPC分类号: H03C3/0933 , H03C3/0925 , H04L27/12 , H04L27/2003
摘要: 本发明提供一种调频装置(100),它包括:合成器(101);微分器(102),对相位调制数据进行微分,生成微分相位调制数据;加法器(103),将所述微分相位调制数据和载波频率数据的小数部分K相加并生成加法小数部分K1,输入数据运算部(104),接收所述加法小数部分K1和所述载波频率数据的整数部分M并生成整数部分输入数据M1和小数部分输入数据K2,将所述小数部分输入数据K2直接提供给合成器(101);以及整数部分数据延迟部(105),延迟所述整数部分输入数据M1后提供给所述合成器(101)。所述输入数据运算部(104)在K1<0时使M1=M-1、K2=K1+1,在0≤K1<1时使M1=M、K2=K1,并且在1≤K1时使M1=M+1、K2=K1-1。
-
公开(公告)号:CN101496285A
公开(公告)日:2009-07-29
申请号:CN200780017737.2
申请日:2007-05-16
申请人: 巨杉通信公司
IPC分类号: H03L7/06
CPC分类号: H03C3/0925 , H03B5/1215 , H03B5/1228 , H03B5/1243 , H03B5/1253 , H03C3/0933 , H03C3/0958
摘要: 公开了用于多模式调相的系统。系统提供对多模式压控振荡器(VCO)的直接调制。可在锁相环(PLL)中使用分数N计数器来合成射频载波信号。该多模式VCO可由在第一模式下操作期间的第一频率增益以及在第二模式下操作期间的第二频率增益来表征,其中控制第一和第二操作模式的信号由控制电路提供。该控制电路可包括用于向VCO提供控制信号的开关。
-
公开(公告)号:CN100490303C
公开(公告)日:2009-05-20
申请号:CN03803802.1
申请日:2003-01-20
申请人: 因芬尼昂技术股份公司
CPC分类号: H03C3/0933 , H03C3/0925 , H03L7/1976
摘要: 本发明相关于一种具有一PLL电路(2)的单点调制器(1)。在该PLL电路(2)的回馈路径中,配置有其控制连接被连接至用于注入一数字调变信号(15)的一电路分支的一可程序化分频器(7),并且,该电路分支包含一和差调制器(sigma-delta modulator)(9),而该和差调制器(9)则依次包含具有一转移函数H(z)的一数字滤波器(24),再者,该和差调制器(9)的噪声转移函数NTF(z)乃是得自函数NTF(z)=1-H(z)。
-
公开(公告)号:CN100472940C
公开(公告)日:2009-03-25
申请号:CN03804340.8
申请日:2003-02-07
申请人: 因芬尼昂技术股份公司
IPC分类号: H03C3/09
CPC分类号: H03C3/095 , H03C3/0925 , H03C3/0933 , H03C3/0941
摘要: 一种PLL电路(1)经由数字调制信号(28)于第一频率调整,及接着由该数字调制信号(28)的去激活而在第二频率调整。一种差信号(32),其为在该VCO(7)的控制信号(22)的电压变化的特性,其由该数字调制信号(28)的去激活而产生,差信号(32)与模拟调制信号(34)比较。该模拟调制信号(34)被改变以修正在该比较期间所决定的任何不一致。
-
公开(公告)号:CN100471039C
公开(公告)日:2009-03-18
申请号:CN03814791.2
申请日:2003-06-25
申请人: 因芬尼昂技术股份公司
IPC分类号: H03C3/09
CPC分类号: H03C3/095 , H03C3/0925 , H03C3/0933 , H03C3/0941
摘要: 本发明是一种具有锁相回路的电路装置及具该电路装置的收发器。本发明涉及一种具有相位锁定回路(1)的电路装置,尤其是可被当成一移动无线发射器使用者。藉由电源(3)所提供的PLL(1)所使用的参考频率由乘法器(10)而加乘且于一向下转换混合器(9)中使用来自PLL之输出信号而向下转换至一中间频率层级,并且被评估,因此连接至振荡器(6)的输入的调制器(13)可被修剪。本发明原理,较佳者,是有益于二点调制器且使得不昂贵,集成而具有好噪音特性的移动无线发射器得以实现。
-
公开(公告)号:CN101154921A
公开(公告)日:2008-04-02
申请号:CN200710153503.2
申请日:2007-09-20
申请人: 三星电子株式会社
发明人: 李根硕
CPC分类号: H03C3/0925 , H03C3/0933 , H03C3/0941 , H03C3/0958
摘要: 一种两点调制装置包括第一sigma-delta调制器(SDM)、第二SDM和模拟锁相环(PLL)。第一SDM基于信道数据和调制数据提供分频控制信号。第二SDM基于调制数据提供前馈路径调制信号。模拟PLL接收分频控制信号和前馈路径调制信号,并产生跟随参考频率信号的压控振荡频率信号。
-
-
-
-
-
-
-
-
-