调制器、锁相回路及响应频率控制字产生控制码的方法

    公开(公告)号:CN105811968B

    公开(公告)日:2018-11-16

    申请号:CN201510915696.5

    申请日:2015-12-10

    发明人: 黄逸杰 汪炳颖

    IPC分类号: H03L7/08 H03L7/18

    摘要: 本发明提供了一种用于响应频率控制字来产生控制码的调制器。该调制器包括加法器、累加器、下一状态产生单元以及码产生单元。加法器用于通过计算频率控制字与控制码之间的差异来产生频率误差信号。累加器用于通过累加频率误差信号来产生相位误差信号,其中,相位误差信号包括整数部分和小数部分,以及,相位误差信号的整数部分为当前状态信号。下一状态产生单元用于响应相位误差信号的小数部分所确定的特征概率分布来产生下一状态信号。码产生单元用于响应当前状态信号和下一状态信号来产生控制码。相应地,本发明还提供了一种锁相回路及用于响应频率控制字产生控制码的方法。采用本发明,调制器可以降低对非线性的敏感。

    具有两点调制和自适应延迟匹配的数字锁相回路

    公开(公告)号:CN102273066A

    公开(公告)日:2011-12-07

    申请号:CN200980153932.7

    申请日:2009-12-09

    IPC分类号: H03C3/09

    摘要: 本发明描述一种支持两点调制具有自适应延迟匹配的数字锁相回路(DPLL)。所述DPLL包括分别支持振荡器的频率和/或相位的宽带和窄带调制的高通调制路径和低通调制路径。所述DPLL可自适应地调整一个调制路径的延迟以与另一调制路径的延迟匹配。在一个设计中,所述DPLL包括自适应延迟单元,其为所述两个调制路径中的一者提供可变延迟。在所述自适应延迟单元内,延迟计算单元基于施加到所述两个调制路径的调制信号和所述DPLL中的相位误差信号确定所述可变延迟。内插器提供所述可变延迟的分数部分,且可编程延迟单元提供所述可变延迟的整数部分。

    锁相环路频率合成器及其调制方法

    公开(公告)号:CN101090269B

    公开(公告)日:2011-11-16

    申请号:CN200710109041.4

    申请日:2007-06-15

    IPC分类号: H03L7/085 H03L7/16

    摘要: 本发明涉及一种锁相环路频率合成器,包含锁相环路、频率重新产生器与调制处理器,用于抵抗频率重新产生器引起的变形且符合传输规范。锁相环路包含:相位检测器,环路滤波器,压控振荡器,以及除频单元。频率重新产生器,改变第一输出调制信号的频率以产生频率范围不与压控振荡器的输出频率范围重叠的第二输出调制信号。调制处理器,处理输入调制信号以产生处理过的输入调制信号以调整除频单元的除频因子,其中对输入调制信号的处理包含补偿因频率重新产生器引起的变形。通过实施本发明,能够有效抵抗频率重新产生器引起的变形且符合传输规范的要求。

    调频装置、包括该调频装置的发送装置及无线通信机器

    公开(公告)号:CN100530939C

    公开(公告)日:2009-08-19

    申请号:CN200510054600.7

    申请日:2005-03-16

    IPC分类号: H03C3/00

    摘要: 本发明提供一种调频装置(100),它包括:合成器(101);微分器(102),对相位调制数据进行微分,生成微分相位调制数据;加法器(103),将所述微分相位调制数据和载波频率数据的小数部分K相加并生成加法小数部分K1,输入数据运算部(104),接收所述加法小数部分K1和所述载波频率数据的整数部分M并生成整数部分输入数据M1和小数部分输入数据K2,将所述小数部分输入数据K2直接提供给合成器(101);以及整数部分数据延迟部(105),延迟所述整数部分输入数据M1后提供给所述合成器(101)。所述输入数据运算部(104)在K1<0时使M1=M-1、K2=K1+1,在0≤K1<1时使M1=M、K2=K1,并且在1≤K1时使M1=M+1、K2=K1-1。

    具有PLL电路的单点调制器

    公开(公告)号:CN100490303C

    公开(公告)日:2009-05-20

    申请号:CN03803802.1

    申请日:2003-01-20

    IPC分类号: H03C3/09 H03M3/02

    摘要: 本发明相关于一种具有一PLL电路(2)的单点调制器(1)。在该PLL电路(2)的回馈路径中,配置有其控制连接被连接至用于注入一数字调变信号(15)的一电路分支的一可程序化分频器(7),并且,该电路分支包含一和差调制器(sigma-delta modulator)(9),而该和差调制器(9)则依次包含具有一转移函数H(z)的一数字滤波器(24),再者,该和差调制器(9)的噪声转移函数NTF(z)乃是得自函数NTF(z)=1-H(z)。

    两点调制装置和方法
    10.
    发明公开

    公开(公告)号:CN101154921A

    公开(公告)日:2008-04-02

    申请号:CN200710153503.2

    申请日:2007-09-20

    发明人: 李根硕

    IPC分类号: H03C3/02 H03C3/09 H04B1/40

    摘要: 一种两点调制装置包括第一sigma-delta调制器(SDM)、第二SDM和模拟锁相环(PLL)。第一SDM基于信道数据和调制数据提供分频控制信号。第二SDM基于调制数据提供前馈路径调制信号。模拟PLL接收分频控制信号和前馈路径调制信号,并产生跟随参考频率信号的压控振荡频率信号。