-
公开(公告)号:CN106776459A
公开(公告)日:2017-05-31
申请号:CN201611154747.8
申请日:2016-12-14
Applicant: 华为技术有限公司
IPC: G06F15/173
CPC classification number: G06F15/17381
Abstract: 本发明实施例提供一种信号处理方法、NC芯片与多处理器系统,该多处理器系统包括至少两个节点,每个节点包括至少一个处理器与至少一个节点控制器NC芯片,该至少一个处理器的第一管脚与该至少一个NC芯片的第二管脚连接,该信号处理方法包括:第一节点的第一NC芯片检测该第一NC芯片的第二管脚的电平状态;该第一NC芯片根据该电平状态,确定业务报文,该业务报文用于指示该电平状态;该第一NC芯片通过高速链路向第二节点的第二NC芯片发送该业务报文,以使得该第二NC芯片根据该业务报文控制该第二NC芯片的第二管脚的电平状态。本发明实施例能够有效降低带外杂散信号的传输时延。
-
公开(公告)号:CN1983233A
公开(公告)日:2007-06-20
申请号:CN200710001344.4
申请日:2005-01-06
Applicant: 国际商业机器公司
IPC: G06F15/163
CPC classification number: G06F15/17381
Abstract: 一种数据互连和路由机制,实现了一种支持通信频率的可伸缩提高的体系结构。在一种应用中,数据处理系统包括第一和第二处理部,每个处理部至少包括第一和第二处理单元。每个所述第一和第二处理单元具有相应的第一输出数据总线。所述第一处理单元的第一输出数据总线被连接到所述第二处理单元,所述第二处理单元的第一输出数据总线被连接到所述第一处理单元。至少所述第一处理部的第一处理单元和所述第二处理部的第二处理单元每个都具有相应的第二输出数据总线。所述第一处理部的第一处理单元的第二输出数据总线被连接到所述第二处理部的第一处理单元,并且所述第二处理部的第二处理单元的第二输出数据总线被连接到所述第一处理部的第二处理单元。
-
公开(公告)号:CN1901439A
公开(公告)日:2007-01-24
申请号:CN200610093430.8
申请日:2002-02-25
Applicant: 国际商业机器公司
CPC classification number: H05K7/20836 , F24F11/77 , G06F9/52 , G06F9/526 , G06F15/17381 , G06F17/142 , G09G5/008 , H04L7/0338
Abstract: 一种用于高速信令的数据捕获技术,以便于对异步数据流的最佳采样。该技术允许极高的数据速率,不要求像在源同步系统中的那样要将一个时钟随数据一起发送。本发明也提供一种硬件机构,用于为最佳双位并发双向(SiBiDi)信令自动地调节传输延迟。
-
公开(公告)号:CN1244878C
公开(公告)日:2006-03-08
申请号:CN02805377.X
申请日:2002-02-25
Applicant: 国际商业机器公司
Inventor: 盖恩V·班诺特 , 陈东 , 艾伦G·加拉 , 马克E·贾姆帕帕 , 菲利普·海德伯格 , 伯克哈德D·斯坦马彻-伯罗 , 帕夫罗斯M·弗拉纳斯
IPC: G06F17/14
CPC classification number: H05K7/20836 , F24F11/77 , G06F9/52 , G06F9/526 , G06F15/17381 , G06F17/142 , G09G5/008 , H04L7/0338
Abstract: 本发明的目的在于一种用于实现一个多维数组的多维快速傅里叶变换(FFT)的方法、系统和程序存储设备,其中该多维数组包含多个元素,所述多个元素最初分布在一个多节点计算机系统中,所述多节点计算机系统包含多个经由一个网络进行通信的节点,其包含:经由该网络跨越该计算机系统的多个节点分布在第一维度上分布该数组的多个元素,以便于进行第一一维FFT;在第一维度上对分布在每个节点处的数组元素上执行第一一维FFT;通过经由网络跨越该计算机系统的其它节点的、以随机次序进行的“所有-到-所有”分布,在第二维度上在每个节点处重新分布经过一维FFT-转换的元素;以及在第二维度上对在每个节点处重新分布的数组元素执行第二一维FFT,其中随机次序便于网络的有效利用,由此实现多维FFT。该“所有-到-所有”重新分布或者数组元素在除了在分布存储器、并行巨型计算机上的多维FFT之外的应用中被进一步更高效地实现。
-
公开(公告)号:CN1493042A
公开(公告)日:2004-04-28
申请号:CN02805377.X
申请日:2002-02-25
Applicant: 国际商业机器公司
Inventor: 盖恩V·班诺特 , 陈东 , 艾伦G·加拉 , 马克E·贾姆帕帕 , 菲利普·海德伯格 , 伯克哈德D·斯坦马彻-伯罗 , 帕夫罗斯M·弗拉纳斯
IPC: G06F17/14
CPC classification number: H05K7/20836 , F24F11/77 , G06F9/52 , G06F9/526 , G06F15/17381 , G06F17/142 , G09G5/008 , H04L7/0338
Abstract: 本发明的目的在于一种用于高效地实现一个多维数组的多维快速傅里叶变换(FFT)的方法、系统和程序存储设备,其中该多维数组包含多个最初分布在一个包含多个经由一个网络进行通信的节点的多节点计算机系统中的元素,其包含:经由该网络跨越该计算机系统的多个节点分布在一个第一维度中的、该数组的多个元素以便于一个第一一维FFT;在第一维度中、分布在每个节点处的数组元素上执行第一一维FFT;通过网络,经由跨越该计算机系统的其它节点、以随机次序的“所有-到-所有”分布,在一个第二维度中在每个节点处重新分布一维FFT-转换了的元素;以及在第二维度中、在每个节点处重新分布的数组中的元素上执行一个第二一维FFT,其中随机次序便于网络的高效利用由此高效地实现多维FFT。该“所有-到-所有”重新分布或者数组元素在除了在分布存储器、并行巨型计算机上的多维FFT之外的应用中被进一步更高效地实现。
-
公开(公告)号:CN108170632A
公开(公告)日:2018-06-15
申请号:CN201810032172.5
申请日:2018-01-12
Applicant: 江苏微锐超算科技有限公司
IPC: G06F15/173
CPC classification number: G06F15/17381
Abstract: 本发明涉及计算硬件技术领域,提供一种处理器架构及处理器,其中处理器架构包括:至少一个第一处理器内核,用于获取和分配待处理数据;若干第二处理器内核,与所述第一处理器内核连接,用于处理所述第一处理器内核分配的待处理数据;所述第一处理器内核与所述第二处理器内核为异构结构。通过异构结构的第一处理器内核和第二处理器内核,实现不同类型数据任务的处理,并通过同一处理器内核进行所有数据任务的调度,即采用该架构的处理器能够实现对待处理数据的统一调度和具体处理,能够提高数据的处理效率,具有较为广泛的实用性;此外,尤其适用于生物数据处理的高效计算,使得各个处理器内核的功能得到最大体现。
-
公开(公告)号:CN105335330A
公开(公告)日:2016-02-17
申请号:CN201510900998.5
申请日:2015-12-09
Applicant: 浪潮电子信息产业股份有限公司
Inventor: 范文洋
IPC: G06F15/173
CPC classification number: G06F15/17381
Abstract: 本发明公开了一种基于主从架构的微服务器集群系统,属于计算机架构领域,本发明要解决的技术问题为CPU核心数量有限,面对处理大量轻量化的事务和计算任务,并发处理轻量化事务能力受限,不能有效利用每个高性能的CPU核心,造成大量的资源浪费。技术方案为:该系统包括(1)主CPU设备;(2)从CPU设备;(3)主从互联拓扑总线;(4)散热和供电系统;(5)带外管理单元;其中:(1)主CPU设备:主端(Master)CPU采用网络处理性能强大的高性能CPU,对外提供网络端口,下游通过主从总线拓扑连接从CPU,给从CPU分发任务,响应从CPU的请求,整合从CPU的处理结果并反馈。
-
公开(公告)号:CN105075199A
公开(公告)日:2015-11-18
申请号:CN201380065144.9
申请日:2013-12-13
Applicant: 微软技术许可有限责任公司
IPC: H04L12/721 , H04L12/775
CPC classification number: H04L45/02 , G06F15/173 , G06F15/17381 , H04L12/42 , H04L41/12 , H04L45/06 , H04L45/58 , H04L49/109
Abstract: 描述了一种直接网络,其中每一资源都通过一组两个或更多路由节点连接到交换结构。路由节点是分布式的,以便满足至少一个节点间分隔准则。在一种情况下,分隔准则指定:对于每一资源,与组中的另一路由节点(在相同坐标维度中)共享相同坐标值的路由节点的数量将被最小化。在诸如圆环形网络之类的某些网络拓扑中,这意味着,每一个资源连接到的所述直接网络的唯一环路的数量将被最大化。此处所描述的路由预配提供各种性能益处,诸如改善的等待时间相关的性能。
-
公开(公告)号:CN102326159B
公开(公告)日:2015-01-21
申请号:CN201080008737.8
申请日:2010-02-18
Applicant: 美光科技公司
Inventor: 戴维·R·雷斯尼克
IPC: G06F15/173 , G06F15/163 , G06F15/167 , G06F12/00
CPC classification number: H04L67/1097 , G06F12/00 , G06F15/163 , G06F15/167 , G06F15/173 , G06F15/17381
Abstract: 本发明揭示可包含第一节点群组的设备及系统,所述第一节点群组包含耦合到存储器的第一网络节点,所述第一网络节点包含第一端口、第二端口、处理器端口及跳跃端口。网络节点群组可包含耦合到存储器的第二网络节点,所述第二网络节点包含第一端口、第二端口、处理器端口及跳跃端口,所述第二网络节点的所述跳跃端口耦合到所述第一网络节点的所述跳跃端口且经配置以在所述第一网络节点与所述第二网络节点之间通信。网络节点群组可包含耦合到所述第一网络节点的所述处理器端口且耦合到所述第二网络节点的所述处理器端口的处理器,所述处理器经配置以通过所述第一网络节点存取第一存储器且通过所述第二网络节点存取第二存储器。还揭示其它设备、系统及方法。
-
公开(公告)号:CN102326159A
公开(公告)日:2012-01-18
申请号:CN201080008737.8
申请日:2010-02-18
Applicant: 美光科技公司
Inventor: 戴维·R·雷斯尼克
IPC: G06F15/173 , G06F15/163 , G06F15/167 , G06F12/00
CPC classification number: H04L67/1097 , G06F12/00 , G06F15/163 , G06F15/167 , G06F15/173 , G06F15/17381
Abstract: 本发明揭示可包含第一节点群组的设备及系统,所述第一节点群组包含耦合到存储器的第一网络节点,所述第一网络节点包含第一端口、第二端口、处理器端口及跳跃端口。网络节点群组可包含耦合到存储器的第二网络节点,所述第二网络节点包含第一端口、第二端口、处理器端口及跳跃端口,所述第二网络节点的所述跳跃端口耦合到所述第一网络节点的所述跳跃端口且经配置以在所述第一网络节点与所述第二网络节点之间通信。网络节点群组可包含耦合到所述第一网络节点的所述处理器端口且耦合到所述第二网络节点的所述处理器端口的处理器,所述处理器经配置以通过所述第一网络节点存取第一存储器且通过所述第二网络节点存取第二存储器。还揭示其它设备、系统及方法。
-
-
-
-
-
-
-
-
-