内存访问请求的处理方法、装置及内存控制器

    公开(公告)号:CN109284231B

    公开(公告)日:2023-05-23

    申请号:CN201810821700.5

    申请日:2018-07-24

    Abstract: 本发明提供了一种内存访问请求的处理方法、装置及内存控制器,其中,方法包括依次获取若干内存访问请求;提取内存访问请求中的逻辑通道地址;基于逻辑通道地址对内存访问请求进行编组,以形成若干请求组;针对每个所述请求组,依次对内存访问请求进行预处理,以形成完成所述内存访问请求所需的指令;依次对每个所述请求组中的各个所述内存访问请求对应的指令进行重构处理。该方法基于内存在具体工作时不同的逻辑通道地址件的操作互不影响,且对于同一个逻辑通道地址进行预充电或激活指令发出后,若操作另一个逻辑通道地址则无需等待上一步操作完成,能够避免每次预充电和激活的等待时间所导致的接口利用率低,提高了内存访问效率。

    计算设备的信息存储、读取方法及共享虚拟介质承载芯片

    公开(公告)号:CN110781102A

    公开(公告)日:2020-02-11

    申请号:CN201911037341.5

    申请日:2019-10-29

    Abstract: 本发明涉及信息处理技术,具体涉及一种计算设备的信息存储、读取方法及共享虚拟介质承载芯片,如果由一个或多个处理单元所运行,则所述指令执行一种方法,包括:接收包括逻辑地址的存储器访问请求;利用虚拟芯片使能数据结构将虚拟芯片使能号码从所述逻辑地址转换为设备标识符并确定一个或多个操作参数;将虚拟地址转译为物理地址;以及使用所述设备标识符来使能可适用的存储器设备,路由所述存储器访问请求至所述可适用的存储器设备,并使所述可适用的存储器设备使用可适用的操作参数来运行所述存储器访问请求。

    一种适用于处理芯片的通信协议选择方法及装置

    公开(公告)号:CN110769125A

    公开(公告)日:2020-02-07

    申请号:CN201911038992.6

    申请日:2019-10-29

    Abstract: 本发明涉及信息处理技术,具体涉及一种适用于处理芯片的通信协议选择方法及装置,该芯片包括:至少两个物理层芯片接口模块,用于连接不同类型的物理层芯片;至少两个协议处理模块,分别与对应的物理层芯片接口模块连接;缓存模块,与各协议处理模块连接;直接存储器访问模块,与所述缓存模块连接;微处理器接口模块,与所述直接存储器访问模块连接,采用一个数据链路层多协议处理芯片可以同时完成以太网、ADSL、E1、同异步串口中两种或两种以上路由器业务的数据链路层协议处理功能,因而其功能丰富。

    适用于处理芯片的通信协议选择方法及装置

    公开(公告)号:CN107861908A

    公开(公告)日:2018-03-30

    申请号:CN201711173365.4

    申请日:2017-11-22

    CPC classification number: G06F15/7807 G06F15/1735

    Abstract: 本发明公开了一种适用于处理芯片的通信协议选择方法及装置,其中,该方法包括获取当前通信带宽以及所有通信协议,其中不同的通信协议所规定的通信带宽不相同;确定需求通信带宽;根据当前通信带宽、需求通信带宽以及所有通信协议所规定的通信带宽,从所有通信协议中选择使用通信协议进行通信。通过定时确定需求通信带宽,并将当前通信带宽与需求通信带宽进行比较,及时从所有通信协议中选择合适的通信协议进行通信,使得处理芯片能够根据实际需求选择相应的通信协议,以自动调节适配的通信带宽,使得应用该通信协议选择方法的产品的性能在带宽方面达到最优。

    一种FPGA器件的性能控制装置及其控制方法

    公开(公告)号:CN110765789A

    公开(公告)日:2020-02-07

    申请号:CN201911037778.9

    申请日:2019-10-29

    Abstract: 本发明涉及信息处理技术,具体涉及一种FPGA器件的性能控制装置及其控制方法,包括功率放大电路、耦合电路、检波电路、ARM电路和现场可编程门阵列FPGA电路,所述功率放大电路、耦合电路、检波电路、ARM电路和FPGA电路之间形成闭环的功率控制电路,所述功率放大电路的输出射频信号经所述耦合电路耦合后输出给所述检波电路,所述检波电路对所述射频信号进行采样,并将得到的采样信号输出给所述ARM电路,本发明省去了现有常用的电调衰减电路,直接通过ARM采集到的数据反馈给FPGA电路的方式控制输出功率大小,提高了电平控制精度和速度,简化了电路设计,同时本发明ALC的起控深度不受限于电调衰减电路的衰减范围,增大了ALC的起控深度。

    一种处理器架构及处理器

    公开(公告)号:CN110765056A

    公开(公告)日:2020-02-07

    申请号:CN201911037386.2

    申请日:2019-10-29

    Abstract: 本发明涉及通讯控制技术领域,具体为一种处理器架构及处理器,包括主板,中央处理器(1)、辅助处理器(2)、总线连接器(6)、SRIO总线(5)以及PCIE总线(4),所述中央处理器(1)、辅助处理器(2)、总线连接器(6)均集成在所述主板上,所述中央处理器(1)上设有通讯接口(3)、SRIO总线(5)以及PCIE总线(4),所述中央处理器(1)与所述辅助处理器(2)通过数据线进行连接,所述中央处理器(1)的SRIO总线(5)以及PCIE总线(4)通过总线连接器(6)连接到外围高速设备,辅助处理器(2)上设有总线扩展口和GPIO扩展口,辅助处理器上通过总线扩展口和GPIO扩展口连接到所述总线连接器,所述总线连接器连接到外围高速设备。

    一种处理器架构及处理器

    公开(公告)号:CN108170632A

    公开(公告)日:2018-06-15

    申请号:CN201810032172.5

    申请日:2018-01-12

    CPC classification number: G06F15/17381

    Abstract: 本发明涉及计算硬件技术领域,提供一种处理器架构及处理器,其中处理器架构包括:至少一个第一处理器内核,用于获取和分配待处理数据;若干第二处理器内核,与所述第一处理器内核连接,用于处理所述第一处理器内核分配的待处理数据;所述第一处理器内核与所述第二处理器内核为异构结构。通过异构结构的第一处理器内核和第二处理器内核,实现不同类型数据任务的处理,并通过同一处理器内核进行所有数据任务的调度,即采用该架构的处理器能够实现对待处理数据的统一调度和具体处理,能够提高数据的处理效率,具有较为广泛的实用性;此外,尤其适用于生物数据处理的高效计算,使得各个处理器内核的功能得到最大体现。

    一种可重构基因比对的计算系统及加速平台

    公开(公告)号:CN107451427A

    公开(公告)日:2017-12-08

    申请号:CN201710624061.9

    申请日:2017-07-27

    CPC classification number: G16B50/00 G16B30/00

    Abstract: 本发明涉及生物信息学领域,旨在提供一种可重构基因比对的计算系统及加速平台。其中,可重构基因比对的计算系统包括:至少一个计算模块,用于获取基因比对子任务,并对其进行处理,其中基因比对子任务是对一个基因比对任务进行切分得到的;第一互联模块,用于当所有计算模块完成基因比对子任务时,回收所有计算模块对基因比对子任务的处理结果;管理模块,与计算模块以及互联装置连接,用于监控计算模块以及第一互联模块的运行状态。本发明通过至少一个计算模块并行处理基因比对子任务,同时利用第一互联模块回收所有计算模块对基因比对子任务的处理结果,从而达到分散处理、集中管理的目的,进而能够提高基因比对的计算效率。

    内存访问请求的处理方法、装置及内存控制器

    公开(公告)号:CN109284231A

    公开(公告)日:2019-01-29

    申请号:CN201810821700.5

    申请日:2018-07-24

    Abstract: 本发明提供了一种内存访问请求的处理方法、装置及内存控制器,其中,方法包括依次获取若干内存访问请求;提取内存访问请求中的逻辑通道地址;基于逻辑通道地址对内存访问请求进行编组,以形成若干请求组;针对每个所述请求组,依次对内存访问请求进行预处理,以形成完成所述内存访问请求所需的指令;依次对每个所述请求组中的各个所述内存访问请求对应的指令进行重构处理。该方法基于内存在具体工作时不同的逻辑通道地址件的操作互不影响,且对于同一个逻辑通道地址进行预充电或激活指令发出后,若操作另一个逻辑通道地址则无需等待上一步操作完成,能够避免每次预充电和激活的等待时间所导致的接口利用率低,提高了内存访问效率。

    计算设备的信息存储、读取方法及共享虚拟介质承载芯片

    公开(公告)号:CN107943743A

    公开(公告)日:2018-04-20

    申请号:CN201711146463.9

    申请日:2017-11-17

    Abstract: 本发明公开了一种计算设备的信息存储、读取方法及共享虚拟介质承载芯片。其中,计算设备的信息存储方法包括:获取与虚拟存储介质连接的计算设备的待储存信息,待储存信息包括共享信息和差异化信息;将共享信息存入存储池的共享公共区间中;根据虚拟存储介质与存储池的私有存储区间的映射关系将差异化信息存入对应的私有存储区间中。通过将待储存信息中的共享信息存入共享公共区间,将差异化信息按照映射关系存入私有存储区间中,即共享信息保存在同一区间,差异化信息分别保存在不同区间,达到简化存储介质的结构,提高存储效率的目的;此外,该方法采用共享数据的方式,对于相同的信息只需一次管理,节省了数据管理的带宽和控制开销。

Patent Agency Ranking