-
公开(公告)号:CN112445747A
公开(公告)日:2021-03-05
申请号:CN202010576295.2
申请日:2020-06-22
申请人: 英特尔公司
IPC分类号: G06F15/163 , G06F13/40 , H01R12/71
摘要: 在一个实施例中,一种电路板包括:多个层,所述多个层包括用于承载第一处理器和第二处理器之间的处理器到处理器信号传送的互连;第一连接器,所述第一连接器被适配至该电路板的第一外围部分,以耦合至第一处理器的第一接触构件;以及第二连接器,所述第二连接器被适配至该电路板的第二外围部分,以耦合至第二处理器的第一接触构件。还描述了并且要求保护其他实施例。
-
-
-
公开(公告)号:CN107003812B
公开(公告)日:2020-11-17
申请号:CN201580063261.0
申请日:2015-11-24
申请人: 英特尔公司
摘要: 描述了用于实现针对池式存储器的虚拟串行存在检测操作的装置、系统以及方法。在一个实施例中,控制器包括用于执行以下操作的逻辑:接收对于建立组合计算设备的请求,定义要与组合计算设备相关联的多个虚拟存储器设备,从共享物理存储器池中分派存储器给多个虚拟存储器设备,创建针对多个虚拟存储设备的多个虚拟串行检测(vSPD),以及将多个vSPD存储在操作存储器设备中的链表中。还公开并要求保护其它实施例。
-
-
公开(公告)号:CN110059033A
公开(公告)日:2019-07-26
申请号:CN201811424045.6
申请日:2018-11-27
申请人: 英特尔公司
IPC分类号: G06F13/16
摘要: 描述了用于存储器控制器的技术。存储器控制器可以从数据中心中的数据消费者节点接收针对训练数据的请求。在该请求中指示的训练数据对应于在数据消费者节点上运行的模型的模型标识符(ID)。存储器控制器可以识别数据中心中的数据提供者节点,该数据提供者节点存储被数据消费者节点请求的训练数据。可以使用在存储器控制器处维护的跟踪表来识别数据提供者节点。存储器控制器可以向数据提供者节点发送指令,该指令指示数据提供者节点将训练数据发送到数据消费者节点,以实现对在数据消费者节点上运行的模型的训练。
-
公开(公告)号:CN110019248A
公开(公告)日:2019-07-16
申请号:CN201810993596.8
申请日:2018-08-29
申请人: 英特尔公司
IPC分类号: G06F16/22 , G06F16/25 , G06F12/1027
摘要: 描述了用于以多种存储格式提供对数据的访问的技术和装置。在一个实施例中,例如,装置可以包括逻辑,其至少一部分包括在耦合到至少一个存储器的硬件中,用于确定具有第二存储格式的数据库上的数据库操作的第一存储格式,并响应于第一存储格式与第二存储格式不同而执行格式转换过程,格式转换过程将数据库操作的虚拟地址转化为物理地址,并根据第一存储格式来确定包括存储器地址的转换后的物理地址。描述并要求保护其他实施例。
-
公开(公告)号:CN109213437A
公开(公告)日:2019-01-15
申请号:CN201810538045.2
申请日:2018-05-30
申请人: 英特尔公司
摘要: 用于动态地分配分解的存储器资源的层的技术包括一种计算设备。该计算设备获得目标性能数据,根据目标性能数据来确定指示分解的存储器底座分配到性能层的存储器层分配数据,其中一层的一个存储器底座用作后续层的另一个存储器底座的高速缓存,并且通过网络将存储器层分配数据和目标性能数据发送给相应的存储器底座,接收来自层的一个存储器底座的性能通知数据,并且响应于性能通知数据的接收来确定对存储器层分配数据的调整。
-
公开(公告)号:CN109643299B
公开(公告)日:2023-08-04
申请号:CN201780053196.2
申请日:2017-09-18
申请人: 英特尔公司
IPC分类号: G06F13/42
摘要: 本公开的各方面涉及包括应用处理器的系统、方法和设备。所述应用处理器包括接口逻辑,所述接口逻辑用于使用符合快速外围部件互连(PCIe)协议的双向互连链路与通信模块接口。所述接口逻辑用于从链路上接收数据分组,所述数据分组包括报头和数据有效载荷;确定在所述数据分组的报头中设置的提示位;基于所设置的提示位来确定在所述数据分组报头中的转向标签值;并且基于在报头中设置的转向标签将数据有效载荷传送到非易失性存储器。
-
公开(公告)号:CN110658983A
公开(公告)日:2020-01-07
申请号:CN201910451094.7
申请日:2019-05-28
申请人: 英特尔公司
IPC分类号: G06F3/06
摘要: 描述了一种装置。该装置包括非易失性存储器模块,其用于插入到机架实现的模块化计算机中。该非易失性存储器模块包括多个存储器控制器。该非易失性存储器包括相应的非易失性随机存取存储器,其耦合到存储器控制器中的每个存储器控制器。该非易失性存储器模块包括交换机电路,所述交换机电路用于在机架的背板和多个存储器控制器之间电路交换传入请求和传出响应。该传入请求是由机架实现的模块化计算机的一个或多个CPU模块发送的。该传出响应是发送到一个或多个CPU模块的。
-
-
-
-
-
-
-
-
-