发送电路、集成电路装置以及电子设备

    公开(公告)号:CN109426645A

    公开(公告)日:2019-03-05

    申请号:CN201810978673.2

    申请日:2018-08-27

    Abstract: 提供发送电路、集成电路装置以及电子设备,发送电路包含:电流输出电路,其向第1节点输出电流;第1开关元件,其设置于第1节点与第1信号线之间;以及第2开关元件,其设置于第1节点与第2信号线之间。在发送信号为第1逻辑电平时,第1开关元件接通,第2开关元件断开。在发送信号为第2逻辑电平时,第1开关元件断开,第2开关元件接通。电流输出电路在从发送信号的逻辑电平翻转起的n比特期间输出第2电流,在n比特期间之后输出第1电流。

    电子设备
    2.
    发明授权

    公开(公告)号:CN100461672C

    公开(公告)日:2009-02-11

    申请号:CN200510112812.6

    申请日:2005-10-12

    Inventor: 神原义幸

    CPC classification number: G06F13/385

    Abstract: 本发明公开了一种能够容易地在设备之间进行数据传输的电子设备。电子设备(110)包括:设置在电子设备的侧面SF1上的上游端口UPPT;设置在电子设备的侧面SF1的相反一侧的面、即侧面SF2上的下游端口DWPT;以及与上游端口UPPT和下游端口DWPT连接,对通过上游端口UPPT和通过下游端口DWPT的数据传输进行控制的数据传输控制装置;下游端口和上游端口设置在以沿着侧面SF1在长边方向上延伸的线和沿着侧面SF2在长边方向上延伸的线的中心线为基准的线对称的位置上。

    数据传输控制装置及电子设备

    公开(公告)号:CN1893360B

    公开(公告)日:2012-05-02

    申请号:CN200610086690.2

    申请日:2006-06-28

    CPC classification number: G06F13/385

    Abstract: 本发明提供了一种能够向ATA主机提供各种接口的数据传输控制装置及包含该装置的电子设备。数据传输控制装置(50)包括:ATA的设备侧I/F(60),通过ATABUS1,在数据传输控制装置与ATA主机(30)之间进行数据传输;ATA的主机侧I/F(70),通过ATABUS2,在数据传输控制装置与ATA设备(40)之间进行数据传输;第一接口,通过第一总线进行数据传输;传输控制器(100),控制在设备侧I/F(60)、主机侧I/F(70)、第一接口(80)之间的数据传输。

    无线电收发机、数据传输控制装置及电子设备

    公开(公告)号:CN1761192A

    公开(公告)日:2006-04-19

    申请号:CN200510112810.7

    申请日:2005-10-12

    CPC classification number: H04L25/0272

    Abstract: 本发明提供了一种无线电收发机等,其可以以小规模的结构实现通过上游端口的数据传输和通过下游端口的数据传输。其中,无线电收发机包括:上游用差动信号线DPUP、DMUP;下游用差动信号线DPDW、DMDW;公用差动信号线DPCM、DMCM;第一发送驱动器(42),其输出与DPUP、DMUP连接;第二发送驱动器(43),其输出与DPDW、DMDW连接;开关电路(60),在上游侧连接时,将发送驱动器(42)与逻辑电路(20)连接,在下游侧连接时,将发送驱动器(43)与逻辑电路(20)连接;开关电路(62),在上游侧连接时,将DPUP、DMUP与DPCM、DMCM连接,在下游侧连接时,将DPDW、DMDW与DPCM、DMCM连接;第三发送驱动器(48),与DPCM、DMCM连接。

    数据传送控制装置、电子机器及数据传送控制方法

    公开(公告)号:CN1213372C

    公开(公告)日:2005-08-03

    申请号:CN02119382.7

    申请日:2002-05-14

    CPC classification number: G06F5/10

    Abstract: 在分配数据和CSW作为通过一个终端点传送的信息时,设置准备有EP2区域(14)(FIFO设定的数据存储区域)和CSW区域(16)(可随机存取的状态存储区域)的缓冲器。然后,在从USB的数据阶段(数据传输)切换到状态阶段(状态传输)时,将信息的读出区域从EP2区域(14)切换到CSW区域(16),从CSW区域(16)读出从终端点EP2向主机传送的IN数据。设置成功状态用的CSW0区域和不成功状态用的CSW1区域,并预先写入设定了成功或不成功用的默认信息的状态块分组。

    数据传输控制装置及电子设备

    公开(公告)号:CN1146798C

    公开(公告)日:2004-04-21

    申请号:CN99803399.5

    申请日:1999-10-26

    Abstract: 本发明的目的在于提供一种可以减少处理开销并能以小规模的硬件实现高速数据传输的数据传输控制装置及电子设备。在IEEE1394的数据传输控制装置中,信息包整形电路(160),对从各节点传输到的信息包进行整形,以便使上层可以使用,信息包分离电路(180),将整形后信息包的首部写入RAM的首部区域,并将数据写入数据区域。并且,当信息包整形时,将从上述信息包分离电路传送到的数据指示字附加于信息包的首部。利用TAG将信息包分离。在信息包整形时将广播信息、错误状态信息、指示是否是在自ID期间接收到的信息包的信息、附加于信息包的尾部。在信息包整形中将在时间序列中附加于信息包后侧的ACK等信息在RAM内写入信息包的首部的开头侧。

    数据传输控制装置及电子设备

    公开(公告)号:CN1138211C

    公开(公告)日:2004-02-11

    申请号:CN99803357.X

    申请日:1999-10-26

    Abstract: 目的在于提供一种减轻处理操作,用小规模的硬件就能实现高速的数据传输的数据传输控制装置和电子设备。在IEEE 1394的数据输中,信息包结合电路(280)从RAM(80)的首部、数据区读出信息包的首部、数据并使之结合。利用首部CRC的生成期间取得数据指示字。判断是否用tcode读出首部、数据的任一个,递增首部指示字或数据指示字。在对数据区的数据取入期间生成首部。在发送信息包期间从分离发送信息包区的一个信道取入对其它信道的数据。使用连结指示字连续读出其它信道的信息包。将来自传输端口ACK码回写到发送源的信道。改写基本首部,依次生成首部,连续传输信息包直到反复次数为0。

    数据传送控制装置和电子设备

    公开(公告)号:CN1363891A

    公开(公告)日:2002-08-14

    申请号:CN01144842.3

    申请日:2001-10-31

    Inventor: 神原义幸

    CPC classification number: H03L7/07 G06F1/06 H03L7/0995 H03L7/18

    Abstract: 本发明的目的在于提供可在不产生动作不良的情况下,动态地对待发生的时钟的频率进行切换的数据传送控制装置,以及电子设备。该数据传送控制装置包括时钟发生电路(440),该时钟发生电路发生时钟(CLKH,CLKF)对时钟发生电路(440)进行控制;时钟控制电路(450),该时钟控制电路(450)根据上述时钟(CLKH,CLKF),发生系统时钟(SYCLK)。在不执行发生时钟(CLKH)的PLL480M的自由振荡动作之前,实现发生时钟(CLKF)的PLL60M的自由振荡动作,在PLL60M的自由振荡动作稳定后,将系统时钟(SYCLK)的发生元从时钟(CLKH),切换到时钟(CLKF)。以时钟(CLKH)变为“0”为条件,仅仅在规定期间将系统时钟(SYCLK)设定在“0”,以时钟(CLKF)变为“0”为条件,根据时钟(CLKF),发生系统时钟(SYCLK)。在从USB2.0的HS,向FS模式切换时,不执行PLL480M的动作,实现节电。

    数据传输控制装置及电子设备

    公开(公告)号:CN1292120A

    公开(公告)日:2001-04-18

    申请号:CN99803357.X

    申请日:1999-10-26

    Abstract: 目的在于提供一种减轻处理操作,用小规模的硬件就能实现高速的数据传输的数据传输控制装置和电子设备。在IEEE 1394的数据传输中,信息包结合电路(280)从RAM(80)的首部、数据区读出信息包的首部、数据并使之结合。利用首部CRC的生成期间取得数据指示字。判断是否用tcode读出首部、数据的任一个,递增首部指示字或数据指示字。在对数据区的数据取入期间生成首部。在发送信息包期间从分离发送信息包区的一个信道取入对其它信道的数据。使用连结指示字连续读出其它信道的信息包。将来自传输端口ACK码回写到发送源的信道。改写基本首部,依次生成首部,连续传输信息包直到反复次数为0。

    发送电路、集成电路装置以及电子设备

    公开(公告)号:CN109426645B

    公开(公告)日:2023-09-29

    申请号:CN201810978673.2

    申请日:2018-08-27

    Abstract: 提供发送电路、集成电路装置以及电子设备,发送电路包含:电流输出电路,其向第1节点输出电流;第1开关元件,其设置于第1节点与第1信号线之间;以及第2开关元件,其设置于第1节点与第2信号线之间。在发送信号为第1逻辑电平时,第1开关元件接通,第2开关元件断开。在发送信号为第2逻辑电平时,第1开关元件断开,第2开关元件接通。电流输出电路在从发送信号的逻辑电平翻转起的n比特期间输出第2电流,在n比特期间之后输出第1电流。

Patent Agency Ranking