-
公开(公告)号:CN117234461A
公开(公告)日:2023-12-15
申请号:CN202311143904.5
申请日:2023-09-05
Applicant: 电子科技大学
Abstract: 本发明公开了一种多通道伪随机噪声调制装置,其中,基于流水线型混沌迭代模型模块采用流水迭代计算,从而高速产生迭代输出值。此外,M序列更新控制模块将各个混沌方程输出的混沌次态值拼合得到拼合数据,并根据写地址产生更新使能信号,多个M序列模块在更新使能信号有效时,将拼合数据拆分重组为多个M序列发生器对应的多组反馈系数读地址以及M序列发生器初值,根据反馈系数读地址得到反馈系数,这样产生一个多个通道多位数据信号。在产生多通道多位伪随机数信号的基础上,结合DDS模块可以产生任意波形数据信号的特点,用伪随机数字信号对任意波形数据信号进行调制,从而得到多通道伪随机噪声调制信号,实现了对多个通道信号的均匀、高速伪随机噪声的调制。
-
公开(公告)号:CN118821406A
公开(公告)日:2024-10-22
申请号:CN202410784454.6
申请日:2024-06-18
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于FPGA中IP核的波峰因素可调高斯噪声实时模拟装置,在现有高斯白噪声的基础上,根据最大波峰因素确定所需位宽为Q′的M1路均匀随机数,在标准高斯噪声产生模块中,利用Box‑Muller变换将均匀随机数转为标准高斯白噪声,在波峰因素调制模块进行限幅处理,得到指定波峰因素的高斯噪声,在滤波模块中对指定波峰因素的高斯噪声进行滤波,在选择模块中选择滤波前或后高斯噪声作为最终的噪声信号yi_Final进行调制,在信号调制模块中,对最终的噪声信号yi_Final进行归一化并调制,实现任意信噪比的信号输出,最后送入给DAC,得到M路噪声调制后信号的模拟信号,完成高斯噪声模拟。本发明可以通过指定的波峰因数CFp调整高斯噪声的波峰因素,从而实现波峰因素的可调。
-
公开(公告)号:CN118050580A
公开(公告)日:2024-05-17
申请号:CN202410190069.9
申请日:2024-02-20
Applicant: 电子科技大学
IPC: G01R31/00 , G01R31/54 , G06F18/241 , G06F18/214 , G06F18/213 , G06N3/0464 , G06N3/08
Abstract: 本发明公开了基于小样本故障诊断神经网络的变流器开路故障诊断方法,通过采集类似变流器的低成本故障样本来辅助被检查对象的模型训练,形成临域训练样本和少量的目标域训练样本;然后构建由特征提取器和故障分类器组成的故障诊断神经网络,特征提取器通过严格的特征分布对齐来提取域不变和判别故障特征,故障分类器来表征故障特征和故障标签的函数隐射关系;采用预训练、特征对齐和模型自适应来最优化目标函数以求取故障诊断神经网络的最优参数;最后将训练好的随故障诊断神经网络部署到嵌入式系统中,实时提取被检测对象故障特征并给出故障分类标签,实现故障诊断。
-
公开(公告)号:CN117234462B
公开(公告)日:2024-05-14
申请号:CN202311143919.1
申请日:2023-09-05
Applicant: 电子科技大学
IPC: G06F7/58
Abstract: 本发明公开了一种超高速伪随机数信号产生装置,其中,基于流水线型混沌迭代模型模块中混沌方程组子模块采用移位寄存器进行延时移位寄存,同时增加参数ROM读取子模块以及混沌状态值RAM读写子模块,构成流水迭代计算,从而高速产生迭代输出值。此外,M序列更新控制模块将各个混沌方程输出的混沌次态值拼合得到拼合数据,并根据写地址产生更新使能信号,多个M序列模块在更新使能信号有效时,将拼合数据拆分重组为多个M序列发生器对应的多组反馈系数读地址以及M序列发生器初值,根据反馈系数读地址得到反馈系数,这样产生一个多个通道多位数据信号,从而保证M序列发生器的输出值始终随机,避免陷入周期性重复。本发明将混沌迭代模型与M序列发生器相结合,实现了多通道多位伪随机数信号的均匀、高速产生。
-
公开(公告)号:CN117435165B
公开(公告)日:2024-07-30
申请号:CN202311221703.2
申请日:2023-09-20
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于动态更新表的任意概率分布随机数生成方法,采用ROM存储离散化后的概率分布函数,ROM资源开销较少同时,借鉴了查表法的思想,对存有符合概率分布函数f(x)的随机数的RAM存储器进行随机读取,从而得到符合概率分布函数f(x)的随机数,实现了任意概率分布随机数的稳定生成。本发明区别在于查表法中,“表”使用上位机预先生成,后将生成的大量随机数据存储至大容量ROM中,在随机数生成过程中难以对“表”进行更新,而本发明中,“表”存储在小容量的RAM存储器中,RAM存储器中所存值在随机数生成过程中实时进行更新。因为RAM存储器是动态更新的,故对RAM存储器的深度消耗量远远低于传统的查表法。同时,实时更新RAM存储器,也提高了生成随机数的随机性,并降低了低概率随机数输出误差。
-
公开(公告)号:CN117234462A
公开(公告)日:2023-12-15
申请号:CN202311143919.1
申请日:2023-09-05
Applicant: 电子科技大学
IPC: G06F7/58
Abstract: 本发明公开了一种超高速伪随机数信号产生装置,其中,基于流水线型混沌迭代模型模块中混沌方程组子模块采用移位寄存器进行延时移位寄存,同时增加参数ROM读取子模块以及混沌状态值RAM读写子模块,构成流水迭代计算,从而高速产生迭代输出值。此外,M序列更新控制模块将各个混沌方程输出的混沌次态值拼合得到拼合数据,并根据写地址产生更新使能信号,多个M序列模块在更新使能信号有效时,将拼合数据拆分重组为多个M序列发生器对应的多组反馈系数读地址以及M序列发生器初值,根据反馈系数读地址得到反馈系数,这样产生一个多个通道多位数据信号,从而保证M序列发生器的输出值始终随机,避免陷入周期性重复。本发明将混沌迭代模型与M序列发生器相结合,实现了多通道多位伪随机数信号的均匀、高速产生。
-
公开(公告)号:CN118821404A
公开(公告)日:2024-10-22
申请号:CN202410783253.4
申请日:2024-06-18
Applicant: 电子科技大学
IPC: G06F30/20 , G06F7/58 , G06F119/10
Abstract: 本发明公开了一种基于等概率高斯混合模型的任意指定分布噪声实时合成方法,包含上位机和FPGA两部分。其中,上位机负责基于弱化的GMM,使用EM算法,对给定的待拟合分布函数进行拟合,得到K个任意高斯分布合成模型的均值μk以及方差σk,k=1,2,…,K。在FPGA端,首先输出服从K路均匀分布随机序列,并转化为服从标准高斯分布的随机序列,结合上位机发送来的均值μk以及方差σk,将转换为服从N(μk,σk)的任意高斯分布随机序列共同组成任意指定分布随机数,经过输出限幅与模拟端输出放大,转化为对应的模拟信号得到任意指定分布噪声。本发明直接对随机序列进行变换处理,任意指定分布随机数可稳定随机生成,且随机性不受影响。同时,需要重新指定分布噪声时,只需要上位机重新计算K个任意高斯分布合成模型的均值μk以及方差σk即可,配置灵活且配置参数少。
-
公开(公告)号:CN118689449A
公开(公告)日:2024-09-24
申请号:CN202410784424.5
申请日:2024-06-18
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于FPGA中ROM资源的任意分布噪声实时合成方法,上位机端基于弱化的GMM,使用EM算法,对给定的待拟合分布函数进行拟合,均值#imgabs0#以及方差#imgabs1#并下发到FPGA端并用RAM存储。在FPGA端,将混沌模型作为数字熵源,输出均匀分布随机序列rn,将其分为两部分作为地址分别对ROM1、ROM2进行寻址,得到的函数值相乘,得到服从标准高斯分布的随机序列xn,读取指定分布对应的均值#imgabs2#以及方差#imgabs3#合成第k路高斯噪声#imgabs4#幅度限制、归一化处理后送入DAC进行数模转换,得到的模拟信号放大Amax‑Amin倍,再设置偏置电压为Amin,得到服从指定分布的噪声。本发明直接对随机序列进行变换处理,随机性不受影响。同时,需要重新指定分布噪声时,选择RAM中的一组相应的K对任意高斯分布合成模型的均值#imgabs5#以及方差#imgabs6#即可,配置灵活且配置参数少。
-
公开(公告)号:CN117234461B
公开(公告)日:2024-06-07
申请号:CN202311143904.5
申请日:2023-09-05
Applicant: 电子科技大学
Abstract: 本发明公开了一种多通道伪随机噪声调制装置,其中,基于流水线型混沌迭代模型模块采用流水迭代计算,从而高速产生迭代输出值。此外,M序列更新控制模块将各个混沌方程输出的混沌次态值拼合得到拼合数据,并根据写地址产生更新使能信号,多个M序列模块在更新使能信号有效时,将拼合数据拆分重组为多个M序列发生器对应的多组反馈系数读地址以及M序列发生器初值,根据反馈系数读地址得到反馈系数,这样产生一个多个通道多位数据信号。在产生多通道多位伪随机数信号的基础上,结合DDS模块可以产生任意波形数据信号的特点,用伪随机数字信号对任意波形数据信号进行调制,从而得到多通道伪随机噪声调制信号,实现了对多个通道信号的均匀、高速伪随机噪声的调制。
-
公开(公告)号:CN117435165A
公开(公告)日:2024-01-23
申请号:CN202311221703.2
申请日:2023-09-20
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于动态更新表的任意概率分布随机数生成方法,采用ROM存储离散化后的概率分布函数,ROM资源开销较少同时,借鉴了查表法的思想,对存有符合概率分布函数f(x)的随机数的RAM存储器进行随机读取,从而得到符合概率分布函数f(x)的随机数,实现了任意概率分布随机数的稳定生成。本发明区别在于查表法中,"表"使用上位机预先生成,后将生成的大量随机数据存储至大容量ROM中,在随机数生成过程中难以对“表”进行更新,而本发明中,“表”存储在小容量的RAM存储器中,RAM存储器中所存值在随机数生成过程中实时进行更新。因为RAM存储器是动态更新的,故对RAM存储器的深度消耗量远远低于传统的查表法。同时,实时更新RAM存储器,也提高了生成随机数的随机性,并降低了低概率随机数输出误差。
-
-
-
-
-
-
-
-
-